- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统设计的工具protel报告
(protel)实验报告
实验名称:数字系统设计的工具
实验时间:2012 年 8 月27 日
专 业: 指导教师:
姓 名:
学 号: 成 绩: 教师签名:
一、实验目的:
1、了解MAX+plus II工具的发展及应用。
2、掌握基本数字电路的图形输入
3、实现基本电路的编译和仿真
二、实验内容:
1、应用MAX+Plus II用图形方式输入一个逻辑电路
2、对输入的组合逻辑电路进行编译
3、对编译后输入的组合逻辑电路进行定时分析
4、对编译后的组合时序电路进行仿真
三、实验步骤:
1、打开MAX+Plus II软件,创建的文件
2、选择器件
3、将各个器件连接,连接的时候可以直接讲两个节点直接对应放置,再拉开,也可以将器件先放好在用鼠标连线
4、器件连接完成后单编译
5、选择器件,选择的时候将Show only fastest speed grades前的勾选项取消
6、管脚分配,单击List后讲管脚选中,单击OK
7、管脚分配完成后对项目进行编译
8、传播延时分析
9、时序逻辑电路性能分析
10、建立和保持时间分析
11、时序仿真
12、将管脚选项选中,单击OK
将LND ENT ENP CLRN置为高电平,输入时钟,开始仿真
四、实验总结
1、每个设计都对应一个项目,每个项目可包含一个或多个设计文件,其中有一个是顶层文件,顶层文件的名字必须与项目名相同。编译器对项目中的顶层文件进行编译,所以必须确定一个文件作为当前项目,对于每个新的项目应该建立一个单独的子目录,当指定项目名称时,也就同时指定了保存该项目的子目录名。
2、在Project Name框内输入的项目名称一定是英文名。
3、建立新的图形文件时,New中选项有 建立一个图形输入文件,可编辑用户生成的符号文件,建立文本输入文件,建立波形输入模拟文件。
4、MAX+Plus II库大体分为:
用户库:方有用户自建的元器件,即一些底层设计
基本库:基本的逻辑块器件
宏功能库:包括有74系列元器件
可调用参数库:包括参数化模块,功能复杂的高级功能模块
Edif
5、连线:如果需要连接两个端口,则将鼠标移动到其中一个端口上,这是鼠标自动变为+形状,然后可以一直按住鼠标左键将其拖至第二个端口,或者直接将两个需要连接的端口放在一起自动连线再将器件拉开即可。
6、保存文件时候选择的路径必须不含中文,否则将出现错误,无法保存文件。
原创力文档


文档评论(0)