- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 卷 第 期
38 14 Vol.38 No.14
年 月 日 ,
2014 7 25 Jul25 2014
y
: /
DOI10.7500AEPS20131008002
基于合并单元装置的高精度时间同步技术方案
1 2 3 1 1
, , , ,
姜 雷 郑玉平 艾淑云 周华良 谢 黎
( , ; ( ), ;
1.国电南瑞科技股份有限公司 江苏省南京市 211106 2.南瑞集团公司 国网电力科学研究院 江苏省南京市 211106
, )
3.中国电力科学研究院 北京市 100192
: ,
摘要 智能变电站的发展对合并单元的时间同步性能提出了更高的要求 研究如何实现高精度的
. 、 、 、
对时和守时功能是智能变电站发展的现实需要 文中从授时源误差 晶振特性 守时算法 逻辑处
, ,
理等主要因素出发 针对合并单元装置的对时及守时技术需求 探讨了高精度时间同步的设计与实
. , .
现方法 在此基础上 提出一种具有工程意义的合并单元时间同步技术的实现方案 该方案以现
( ) , ,
场可编程门阵列 FPGA 为控制核心 在 FPGA内部使用不同功能模块实现各个环节的逻辑设计
.
并通过 与 的相互配合实现精确的时间同步及良好的守时性能 合并单元时间同步性
CPU FPGA
,
的试验结果及其在智能变电站的实际应用表明 该技术满足了智能变电站内合并单元装置时间同
步功能的要求.
: ; ; ; ; ; ( )
关键词 智能变电站 合并单元 时间同步 守时 恒温晶振 现场可编程门阵列 FPGA
0 引言 并单元对采样值的同步性有着非常高的具体要
[]
7
求 .目前合并单元的对时及守时性能指标均按照
智能变电站二次设备对时与守时性能的提高是
原创力文档


文档评论(0)