数字电子技术基础课-阎石_第五版第四章期末复习题.docVIP

数字电子技术基础课-阎石_第五版第四章期末复习题.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础课-阎石_第五版第四章期末复习题.doc

第四章 组合逻辑电路习题 一、填空、选择 1、组合逻辑电路任何时刻的输出信号,与该时刻的输入信号 ,与电路以前的状态 。 2、在组合逻辑电路中,由于门电路的延时,当输入信号状态改变时,输出端可能出现虚假过渡干扰脉冲的现象称为 。 3、8 线—3线优先编码器74LS148 的优先编码顺序是I7 、I6 、I5 、…、I0 ,输出A2 A1 A0 。输入输出均为低电平有效。当输入I7 I6 I5 …I0 ,输出A2 A1 A0为 。 4、3 线—8 线译码器74LS138 处于译码状态时,当输入A2A1A0=001 时,输出Y7~Y0 = 。 5、一位数值比较器,输入信号为两个要比较的一位二进制数A、B,输出信号为比较结果:Y(A>B)、Y(A=B)和Y(A<B),则Y(A>B)的逻辑表达式为 。 6、下列电路中,不属于组合逻辑电路的是。 (A)译码器 (B)全加器 (C)寄存器 (D)编码器 7、在二进制译码器中,若输入有4位代码,则输出有 个信号。 (A)2 (B)4 (C)8 (D)16 二、分析题 4.1写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。 习题4.1图 4.2分析图所示电路,写出输出函数F。 习题4.2图 4.3已知图示电路及输入A、B的波形,试画出相应的输出波形F,不计门的延迟. 习题4.3图 4.4由与非门构成的某表决电路如图所示。其中A、B、C、D表示4个人,L=1时表示决议通过。 试分析电路,说明决议通过的情况有几种。 分析A、B、C、D四个人中,谁的权利最大。 习题4.4图 4.5分析图所示逻辑电路,已知S1﹑S0为功能控制输入,A﹑B为输入信号,L为输出,求电路所具有的功能。 习题4.5图 4.6试分析图所示电路的逻辑功能。 习题4.6图 4.7已知某组合电路的输入A、B、C和输出F的波形如下图所示,试写出F的最简与或表达式。 习题4.7图 4.8、设,要求用最简单的方法,实现的电路最简单。 1)用与非门实现。 2)用或非门实现。 3) 用与或非门实现。 4.9、设计一个由三个输入端、一个输出端组成的判奇电路,其逻辑功能为:当奇数个输入信号为高电平时,输出为高电平,否则为低电平。要求画出真值表和电路图。 4.10、试设计一个8421BCD码的检码电路。要求当输入量ABCD≤4,或≥8时,电路输出L为高电平,否则为低电平。用与非门设计该电路。 4.11、一个组合逻辑电路有两个功能选择输入信号C1、C0,A、B作为其两个输入变量,F为电路的输出。 当C1C0取不同组合时,电路实现如下功能: 1.C1C0=00时,F=A 2.C1C0=01时,F= A⊕B 3.C1C0=10时,F=AB 4.C1C0=11时,F=A+B 试用门电路设计符合上述要求的逻辑电路。 4.12、4.13、 8-3线优先编码器74LS148在下列输入情况下,确定芯片输出端的状态。 6=0,3=0,其余为1; EI=0,6=0,其余为1; EI=0,6=0,7=0,其余为1; EI=0,0~7全为0; EI=0,0~7全为1。 4.14、试用8-3线优先编码器74LS148连成32-5线的优先编码器。 4.15、4-16线译码器74LS154接成如习题4.15图所示电路。图中S0、S1为选通输入端,芯片译码时,S0、S1同时为0,芯片才被选通,实现译码操作。芯片输出端为低电平有效。 写出电路的输出函数F1(A,B,C,D)和F2(A,B,C,D)的表达式,当A

文档评论(0)

tangtianbao1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档