课程设计基于Verig HDL数字频率计设计与实现.doc

课程设计基于Verig HDL数字频率计设计与实现.doc

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课程设计基于Verig HDL数字频率计设计与实现

基于Verilog HDL数字频率计设计与实现 课程设计任务书 学院:计算机与通信工程学院 专业:网络工程专业 课程名称 计算机组成原理课程设计 时 间 2010~2011学年第一学期17~18周 学生姓名 指导老师 题 目 主要内容: (1)数字频率计前端信号的放大整形处理 (2)数字频率计的Verilog HDL设计实现 (3)数字频率计的CPLD/FPGA制作 要求: (1)通过对相应文献的收集、分析以及总结,给出相应课题的背景、意义 及现状研究分析。 (2)通过课题设计,掌握计算机组成原理的分析方法和设计方法。。 (3)学按要求编写课程设计报告书,能正确阐述设计和实验结果。 (4)学生应抱着严谨认真的态度积极投入到课程设计过程中,认真查阅相应 文献以及实现,给出个人分析、设计以及实现。 应当提交的文件: (1)课程设计报告。 (2)课程设计附件(主要是源程序)。 指导教师对学生在课程设计中的评价 评分项目 优 良 中 及格 不及格 课程设计中的创造性成果 学生掌握课程内容的程度 课程设计完成情况 课程设计动手能力 文字表达 学习态度 规范要求 课程设计论文的质量 指导教师对课程设计的评定意见 综合成绩 指导教师签字 年 月 日 基于Verilog HDL数字频率计设计与实现 摘 要: 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本文阐述了用Verilog HDL语言设计了一个简单的数字频率计的过程 关键词:周期;EDA;Verilog HDL;数字频率计;波形仿真 目录 TOC \o 1-3 \h \u HYPERLINK \l _Toc8387 1 引 言 PAGEREF _Toc8387 6 HYPERLINK \l _Toc2049 1.1 数字频率计概述 PAGEREF _Toc2049 7 HYPERLINK \l _Toc12540 1.2 频率测量的思想和方法 PAGEREF _Toc12540 7 HYPERLINK \l _Toc8410 2 Verilog HDL简介 PAGEREF _Toc8410 10 HYPERLINK \l _Toc15356 2.1 Verilog HDL的简介 PAGEREF _Toc15356 10 HYPERLINK \l _Toc26833 3 数字频率计系统框图 PAGEREF _Toc26833 11 HYPERLINK \l _Toc27734 3.1数字频率计系统框图 PAGEREF _Toc27734 11 HYPERLINK \l _Toc30123 3.2数字频率计系统部件简介 PAGEREF _Toc30123 11 HYPERLINK \l _Toc18477 4 基于Verilog HDL数字频率计程序设计 PAGEREF _Toc18477 12 HYPERLINK \l _Toc18066 4.1数字频率计系统模块划分结构 PAGEREF _Toc18066 12 HYPERLINK \l _Toc25939 4.2计数模块counter PAGEREF _Toc25939 13 HYPERLINK \l _Toc2099 4.3门控模块gate_control PAGEREF _Toc2099 16 HYPERLINK \l _Toc31574 4.4分频模块fdiv PAGEREF _Toc31574 19 HYPERLINK \l _Toc17175 4.5 寄存器模块flip_latch PAGEREF _Toc17175 21 HYPERLINK \l _Toc11016 4.6 多路选择模块data_mux PAGEREF _Toc11016 23 HYPERLINK \l _Toc3462 4.7 动态位选模块dispselect PAGEREF _Toc3462 24 HYPERLINK \l _Toc20300 4.8 BCD译码模块dispdecoder PAGEREF _Toc20300 26 HYPERLINK \l _T

文档评论(0)

beoes + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档