- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机原及应用第07章 单片机系统扩展
第7章 单片机系统扩展 章节安排: 7.1 单片机最小系统介绍 7.2 地址译码 7.3 存储器扩展 7.4 简单输入输出口扩展 7.5 C51中对绝对地址的访问 7.6 可编程I/O扩展(8255A) 能力要求: 了解单片机最小系统 固定式端口地址译码电路:硬件电路不改动,译码输出的地址或地址范围不变。 门电路组合法:采用与门、与非门、反相器及或非门等简单逻辑门器件构成译码电路。 译码器译码法 可选式(开关式)端口地址译码:电路中有若干个DIP开关,硬件电路不改动,只改变开关的状态,就可以使译码输出的地址或地址范围发生变化。(省略不讲) 地址译码方法——线选法 线选法:存储器芯片的地址线与单片机系统的地址线从低到高顺次相接后,剩余的高位地址线仅用一位参加译码。线选法使存储器芯片的地址空间有重叠,造成系统存储器空间的浪费。 按上图,2764的地址范围是 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 0 X X 0 0 0 0 0 0 0 0 0 0 0 0 0 0 X X …………………………………………………… 0 X X 1 1 1 1 1 1 1 1 1 1 1 1 1 所以该连接方式决定了2764的地址范围如下,四部分重复。 0x0000~0x1FFF 0x2000~0x3FFF 0x4000~0x5FFF 0x6000~0x7FFF 请计算一下连线时,2764的地址范围 按上图,2764的地址范围是 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 X 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 X 0 0 …………………………………………………… X 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 所以该连接方式决定了2764的地址范围如下,两部分重复。 0x0000~0x1FFF 0x8000~0x9FFF 请计算一下连线时,2764的地址范围 地址译码方法——全译码法(门电路组合法) 全译码法:存储器芯片的地址线与单片机系统的地址线从低到高顺次相接后,剩余的所有高位地址线都参加译码。 此方法无地址重叠。 按上图,2764的地址范围是 A15 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 …………………………………………………… 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 所以该连接方式决定了2764的地址范围如下: 0x0000~0x1FFF 系统中扩展了两片2764,请计算它们各自的地址范围 地址译码方式——译码器译码法 以三八译码器为例(见右图) 74LS138译码器引脚介绍 C,B,A:译码信号输入引脚 G1:选通端(高电平有效) , :选通端(低点评有效) .. :译码输出引脚(低电平有效) 74LS138译码器功能:当三个选通端全部有效时,可将译码信号输入的二进制编码在一个对应的输出端以低电平译出 74LS138三八译码器(真值表如下) 通过74LS138实现译码电路的连线 如下图。计算两片2764各自的地址范围 74LS373: 带输出三态门的8D锁存器 74LS373引脚功能 D[7..0]为8个输入端。 Q[7..0]为8个输出端。 LE:数据锁存控制端。 当LE为“1”时,锁存器输出端同输入端变化; 当LE为“0”时, 数据输入被锁存,输出固定。 OE 为输出允许端: 当OE 为“0”时, 三态门打开,可以驱动总线或负载; 当OE 为“1”
原创力文档


文档评论(0)