- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字信号处理该系统的实现
5.6 数字信号处理硬件- 数字信号处理器;一、数字信号处理器的发展概况; ;1979年美国Intel公司发布的商用可编程器件2920是DSP芯片
1980 年,日本 NEC 公司推出的μP D7720是第一个具有乘法器的商用 DSP 芯片。
MOTOROLA的DSP56和DSP96系列,AD(模拟器件)公司的ADSP2100系列以及ATT的DSP16和DSP32系列。
TI 公司在1982年成功推出其第一代 DSP 芯片 TMS32010及其系列产品之后相继推出了一系列DSP芯片。;最早问世的6种DSP;从运算速度来看,MAC(乘法/累加)时间已经从20世纪80年代初的400ns(如TMS32010)降低到10ns以下
DSP芯片内部关键的乘法器部件从1980年的占模片区(die area)的40%左右下降到5%以下,先进的DSP芯片的片内已含有多个乘法器部件和算术逻辑单元,片内RAM的数量也增加了一个数量级以上。
1980年采用4μm NMOS工艺,而现在则普遍采用亚微米(Micron)CMOS工艺;每隔10年DSP芯片的发展; 二、DSP的特点;冯氏结构; ; ;;2)具有高速阵列乘法器等专用硬件。精度至少为16×16位定点,一些DSP的片内已含有40×40位的浮点乘法器。;Multiply and Accumulate Unit;3)具有高速的片内数据存储器和程序存储器。
对于一些简单、单一的操作,例如卷积、相关等,可以在片内完成,避免与外部的低速存储器打交道。新近的DSP产品均为双端口片内RAM。;乘法/累加指令
位反转寻址模式
数据移动操作
饱和溢出处理
重复指令;并行接口
串行接口
DMA
多处理器并行的链路接口
全局存储器的控制逻辑和接口;三、TMS320系列数字信号处理器; ;;TMS320C2000系列 ;TMS320C2000系列 C24X系列。;TMS320C2000系列 C28X系列。;TMS320C5000系列;;TMS320C54x;比较、选择和存储单元(CSSU),支持Viterbi算法。
单周期指令支持浮点数的归一化和指数编码。
新的单周期指令提高了信号处理的效率,例如,对称系数的线性相位FIR滤波。
;TMS320C55x;TMS320C6000系列 ;TMS320C6000系列 ;TMS320C6000系列 TMS320C67x;TMS320C5000的结构原理;TMS320C54x的结构特点;;1) 中央处理单元;2) 中央存储组织;3)系统控制;4)IEEE1149.1标准扫描逻辑;5) 指令功能大大加强;表5.3 TMS320C54X的间接寻址;表5.3 TMS320C54X的间接寻址;例7 当前辅助寄存器AR1=0200H,以此做为输入数据的基地址,顺序读入八个数即N=8,但按位反转存放。;解 开始对AR0赋值为N/2=4,执行以下两条程序即可:
RPT #7
PORTR *AR1+0 B, PA0
RPTC=7使得下一条指令重复执行八次;第二条为输入语句,从PA0口输入八个数据,即x(0), x(1), ? , x(7), 按照指定的间接寻址方式存放。间接地址AR1的内容,分别为:
AR1 AR1=0200H 初始值
AR1+AR0 ? AR1=0204H 第1次变址
AR1+AR0 ? AR1=0202H 第2次变址
AR1+AR0 ? AR1=0206H 第3次变址
AR1+AR0 ? AR1=0201H 第4次变址
AR1+AR0 ? AR1=0205H 第5次变址
AR1+AR0 ? AR1=0203H 第6次变址
AR1+AR0 ? AR1=0207H 第7次变址;浮点数的尾数进行归一化处理; ;TMS320C55x的结构特点:;2)支持可变长度指令
? 指令长度可以是8位、16位、24位、32位、40位或48位;
? 指令读取由16位增至32位;
? 片内指令缓存器自动分解指令,充分利用每一时钟周期。
;3)提高并行度
? 硬件上采用双17?17位乘法/累加器(MAC),四个40位累加器(ACC),新增四个数据寄存器和一个16位算术逻辑单元(ALU);
? 新增并行指令,包括用户可编程并行指令;
? 新增总线和扩展寻址部件,从而保证硬件能充分发挥作用。这些包括三组16位数据读总线,两组16位数据写总线,一组32位程序总线,六组24位地址总线。;4)32位宽度的扩展存储器接口
可与外部的高速低成本存储器相连,包括同步的高速DRAM、SRAM以及异步的DRAM、SRAM、ROM和闪存。
5)新型的评估硬件
C55x片内含有先进的评估硬件,提高了Debug的速度,简化了Debug的过程
您可能关注的文档
最近下载
- 荧光光谱仪使用及维护操作手册.docx VIP
- 年福特猛禽F150全车电路图.pdf
- 冶金过程传输现象知到课后答案智慧树章节测试答案2025年春苏州大学.docx VIP
- 潮州市农房设计通用图集.pptx
- 2025至2030中国宠物殡葬服务行业市场深度分析及发展前景与投资战略报告.docx VIP
- 2025四川眉山市国有资本投资运营集团有限公司招聘50人笔试备考试题及答案解析.docx VIP
- 花城版音乐四年级上册-《今夜是否感到恩爱》-课堂教学设计.pdf VIP
- 海康威视监控产品介绍.pptx VIP
- Empower3软件说明书(修订).pdf VIP
- 王受之世界现代的设计史.ppt VIP
原创力文档


文档评论(0)