模拟电路与数字电路(第2版)课件集:第10章时序逻辑电路引论.pptVIP

模拟电路与数字电路(第2版)课件集:第10章时序逻辑电路引论.ppt

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(2)单脉冲发生器 CP d Q1 Q2 Y Tc 1D C1 Q Q d CP 1D C1 Q Q Q1 Q2 Y ● Y tw Tc 锁存器 与非门构成RS 或非门构成RS D锁存器 触发器 T JK D SR T′ 各种存储器的功能比较 1、T触发器的特性方程为_____ 2、用JK触发器转变成D触发器,J=___ K=_____ 3、用JK触发器转变成T触发器,J=___ K=_____ 4.D触发器转换成JK,T触发器 二、 主从D 触发器 1D C1 Q Q 1D C1 Q Q 1 1 Q Q D CP 主锁存器 从锁存器 F1 F2 Qm Qm 1D C1 Q Q 工作原理: (1) 当CP=0时,主锁存器被选通,Qm=D, 从锁存器保持原态; (2) 当CP=1时,主锁存器保持原态, 从锁存器被选通,Q=Qm; 特性方程: Qn+1=D 定时波形图(设触发器的初始状态为0) CP D Qm Q 三、 主从JK 触发器 为去除主从RS触发器的约束条件:RS=0,设计出主从JK触发器. 主从JK触发器的一种结构: 1J C1 1K Q Q 1D C1 Q Q ≥1 1 1 K J CP KQn JQn (1) 电路以D触发器为核心,故不存在约束条件; (2) D=JQn+KQn , 所以,Qn+1=D= JQn+KQn (3) 由电路可见,CP是经一个非门送入D触发器,所以这种 结构的JK触发器为CP下降沿到达时改变状态. (4) 根据特性方程 Qn+1= JQn+KQn ,容易求得特性表: CP J K Qn Qn+1 CP J K Qn Qn+1 × × × × Qn 1 0 0 1 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 1 0 1 0 0 1 1 1 0 0 1 1 0 保 持 置 “0” 置 “1” 翻 转 } } } } (5) 状态图 J=1 K=x J=x K=1 J=x K=0 0 1 状态图 J=0 K=x (6) 带异步清零、置1端并具有多驱动输入的JK触发器。 1J C1 1K Q Q S R SD RD J1 J2 K1 K2 J=J1·J2 K=K1·K2 SD :异步置1 端; RD :异步清零端。 Q × 异步置0 置1 保持 置0 翻转 翻转 保持 CP RD J K (7) 主从JK触发器定时波形(SD=1) 思考: CP RD J K Q 练习 10.5 主从触发器抗干扰能力不强,若对上升沿翻转的主从RS 触发器: Qm Q R CP S 干扰 1S C1 1R Q Q 10.4.2 边沿触发器 边沿触发器的特点:在时钟为稳定的0或1期间,输入信号都不能进入触发器,触发器的新状态仅决定于时钟脉冲有效边沿到达前一瞬间以及到达后极短一段时间内的输入信号.边沿触发器具有较好的抗干扰性能. 1. 维持阻塞D触发器 (1) 电路结构与符号 CP D RD RD RD SD SD Q Q 1D C1 Q Q S R SD RD D CP G1 G2 G3 G4 G5 G6 (2) 工作原理 CP D RD RD RD SD SD Q Q ① 异步清零 ② 异步置1 a. CP=0 b. CP=1 0 0 0 1 1 1 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 1 0 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 0 G1 G2 G3 G4 G5 G6 CP D RD RD RD SD SD Q Q 1 1 1 1 1 1 0 0 1 0 1 1 1 1 1 M N Qn=1的情况 CP D RD RD RD SD SD Q Q 1 1 1 1 1 1 1 1 0 0 1 0 1 1 1 M N Qn=0的情况 注意:在该时刻,D的改变不会使输出状态变化。 ③ 如SD

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档