- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
在逻辑电路中。ALU由多个全加器及其他电路组成。每个全加器有三个输入端,其中一个接收从低位来的进位信号,而最低位恰好没有进位信号输入,因此可用来作为“+1”信号,于是可归纳出以下运算方法: (1)执行加法时的运算方法: A→ALU,B→ALU,加减控制=0 → C0。 S=A+B+ C0=A+B (2)执行减法时的运算方法: A→ALU,B→经异或逻辑→ ALU,加减控制=1 → C0 。 S=A+B+ C0= A+B+ 1=A+[-B]补=A-B (3)执行A+1、A-1的运算方法: A+1=A+(0001) A-1=A-(0001)=A+(1111) n位行波进位补码加法(减法)器 (2)进借位产生 加法:C4=FA3向更高位的进位 借位:C4=FA3向更高位的进位的非 例如:0100(4)-0101(5) = 0100+1011 ( 1011是(-B)补) = 1111 = -001 借位=C4=0 =1 设计时:要用或门、与门及加减控制信号实现 (3)溢出位产生 加减法:OF=C4⊕C3 例如:0100(4)+0101(5) = 0100+0101 = 1001 = -111(溢出造成结果错) OF=C4⊕C3=0 ⊕1=1(溢出灯亮) 此时:CF=0 (进位灯灭) 作为无符号数: 0100(4)+0101(5)=1001(9) CF=0 结果正确 4位无符号数表示的范围:0000(0)--1111(15) 作为有符号数: 0100(+4)+0101(+5) =1001= -111=(-7) CF=1 结果溢出,因为4位补码数表示的范围为:0111(+7)----1000(-8) 现在结果=+9> (+7),结果出错= -7 机器把两种运算的进位溢出都反映出来,由使用者决定如何处理。 THE END 谢谢大家! 感谢您的观看! 74181 算术逻辑单元/函数发生器 74283 4位二进制全加器 74151 8选1数据选择器 74136 四异或门 十三、面包板使用: 1、面包板结构 2、面包板反面 每一条金属片插入一个塑料槽,在同一个槽的插孔相通,不同槽的插孔不通。 插槽和插孔 3、插孔内部导通情况 每一条金属片插入一个塑料槽,在同一个槽的插孔相通,不同槽的插孔不通。 三组五孔相通 一组五孔相通 不同槽的插孔相通不通 五孔一组铜片 十五孔一组铜片 集成块插法 4、导线的剥头和插法 导线剥头的长度比面包板厚度略短,转弯处留1mm绝缘层,绝缘层太长会因为绝缘层插入导电孔而不导通。铜线太短也会因接触不良而不导通。 铜线太长容易引起短路 铜线必须插入金属孔中,特别在金属孔位置靠边时,容易插到边上空白处,引起接触不良,用万用表也难以测量。 5、集成块的插法 由于集成块引脚间与距离与插孔位置有偏差,必须预先调整好位置,小心插入金属孔中,不然会引起接触不良,而且会使铜片位置偏移,插导线时容易插偏。此原因引起的故障占总故障的60%以上。 6、接线样板 两个三组五孔和中间四组五孔相通接通,整行连通。常用来接电源和接地 左边整列连通,右边整列接通。常用来外接电源和地 7、接线样板 导线量好长度后,剥好线头、根据走线位置折好后插入面包板。走线方向为“横平、竖直” 整块板上的元器件的布局要合理,使走线距离短、接线方便、整洁美观。 8、接线样板 一根导线可以直通的地方尽量只用一根线,用多根导线转接费事又容易出错。 多个孔接同一个地方时,可以串接,以减少走线距离。 9、接线样板 在接线以前要把导线拉直,不然会板面不整洁。整根导线在圆角硬物上摩擦会拉直。 10、接线样板 此板太乱 (一)、 加法器 在数字系统中,减法、乘法和除法的核心都是加法,因此加法器是计算机的基本运算单元,在逻辑电路中经常使用。 半加器和全加器是算术运算电路中的基本单元,它们是完成1位二进制数相加的一种组合逻辑电路。 十四、常用的组合逻辑电路设计 1.半加器 不考虑低位进位的加法器称半加器。 设A为被加数,B为加数。本位和为S,本位进位为C,根据半加器的概念得出半加器的真值表如表所示。 由真值表可得出本位和S,本位进位C的表达式: 表 半加器真值表 A B S C 0 0 1 1 0 1 0 1 0 1 1 0 0 0 0 1 实现半加器运算的逻辑电路 如图(a)所示,(b)图为半加器的符号。 图 半加器 2.全加器 半加器只是解决了两个一位二进制数相加,没有考虑来自低位的进位。如果要多位二进制数相加,必须同时考虑来自低位的进位,这种加法器称全加器。 全加器真值表如表所示,表中Ai为被加数;Bi为加数;本位和Si;进位Ci,低位进位Ci-1。 根
您可能关注的文档
最近下载
- 感恩父母老师同学主题班会PPT课件.pptx VIP
- FLUKE Calibration福禄克计量校准8808A Digital Multimeter 8808A Users (Fre) (2.04 MB(兆))说明书用户手册.pdf
- 中国工商银行国际化发展:历程、挑战与战略转型.docx
- 起重吊装事故应急处置措施.docx VIP
- 统编2024版七年级上册道德与法治第八课生命可贵8.1《认识生命》教学设计.docx VIP
- 2024-2025学年初中信息技术(信息科技)川教版(2024)七年级上册教学设计合集.docx
- 春节开展困难企业和困难人员慰问活动方案.pptx VIP
- 湘教版科学小学四年级上册期中检测试题(含答案).doc VIP
- 升平煤矿安全生产事故综合应急救援预按及流程图.doc VIP
- 2026浙江交通集团校园招聘(919人)笔试模拟试题及答案解析.docx VIP
原创力文档


文档评论(0)