- 1、本文档共69页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
10.2基本逻辑门电路
;2. 二-十进制编码
;;10.2基本逻辑门电路;二、逻辑代数;(一) 基本逻辑运算与逻辑函数;基本逻辑门电路;10.2基本逻辑门电路;基本逻辑门电路;基本逻辑门电路;(二) 逻辑代数运算法则;1;A + AB = A;(三)逻辑函数的化简;10.3集成逻辑门电路 ; 一、基本逻辑门电路
1.与门电路
实现与逻辑关系的电路称为与门电路,简称与门。图5-11是两输入端与门的逻辑符号,与门的输入端可以不只两个。与门反映的逻辑关系是:只有输入都为高电平时,输出才是高电平。
与门的逻辑真值表和与逻辑运算相同(见表5-2)。表达输出与输入的逻辑关系,还可以用工作波形图来表示。图5-12表示了两输入端与门的工作波形。;2.或门电路
实现或逻辑关系的电路称为或门电路,简称或门。图5-13是两输入端或门的??辑符号,或门的输入端也可以不只两个。或门反映的逻辑关系是:只要输入中有一个或一个以上为高电平,输出便为高电平,输入全为低电平时,输出才是低电平。
或门的逻辑真值表和或逻辑运算相同(见表5-3)。图5-14表示了两输入端或门的工作波形。;例5-10 图5-15所示为一保险柜的防盗报警电路。保险柜的两层门上各装一个开关S1和S2。门关上时,开关闭合。当任一层门打开时,报警灯亮,试说明该电路的工作原理。;10.3集成逻辑门电路;10.3集成逻辑门电路;10.3集成逻辑门电路;10.3集成逻辑门电路;TTL与非门的主要参数:
(1) 输出高电平电压UOH和输出低电平电压UOL
输出高电平电压UOH是对应于图5-20中AB段的输出电压;输出低电平电压UOL是对应于DE段的输出电压。对通用的TTL与非门,UOH≥2.4V,UOL≤0.4V。
(2) 噪声容限电压
在保证输出高电平不低于额定值的90%的条件下所容许叠加在输入低电平电压上的最大噪声(或干扰)电压,称为低电平噪声容限电压,用UNL表示。由图5-20可得
UNL=UOFF-UIL
式中,UOFF是在上述保证条件下所容许的最大输入低电平电压,常称为关门电平。
在保证输出低电平的条件下所容许叠加在输入高电平电压上(???性与输入信号相反)的最大噪声(或干扰)电压,称为高电平噪声容限电压,用UNH表示。由图5-20可得
UNH=UIH-UON
式中,UON是在上述保证条件下所容许的最小输入高电平电压,常称为开门电平。;10.3集成逻辑门电路;10.3集成逻辑门电路;表5-10 TTL与非门的主要参数 ;10.3集成逻辑门电路;10.3集成逻辑门电路;;;;;;第三节 组合逻辑电路;;;;解 ① 由逻辑图写出逻辑表达式并化简
② 由逻辑表达式列出逻辑真值表见
表5-13。
③ 分析逻辑功能
只有A、B、C全为0或全为1时,输出F才为1。故该电路称为“判一致电路”,可用于判断三个输入端的状态是否一致。;;;;;;;;;;;;;;;;1;;;;;;;;1. 半导体数码管(LED 数码管);2. 七段显示译码器;控制端;;;;
文档评论(0)