ch09 内部存储器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 内部存储器 福建师范大学数学与计算机科学学院 林惠君 存储器概述 计算机内部用什么电路实现二进制数据的存储? 存储器是计算机中的记忆设备,它主要负责存放数据和程序。 构成存储器的存储介质,目前主要采用半导体器件和磁性材料。 存储器中最小的存储单位就是一个双稳态半导体电路或一个CMOS晶体管或磁性材料的存储元,它可存储一个二进制代码。 由若干个存储元组成一个存储单元,然后再由许多存储单元组成一个存储器。 存储器的分类 按存储介质分 半导体存储器:用半导体器件组成的存储器。 磁表面存储器:用磁性材料做成的存储器。 按存储方式分 随机存储器:存取时间和存储单元的物理位置无关。 顺序存储器:存取时间和存储单元的物理位置有关。 按存储器的读写功能分 只读存储器(ROM):只能读出而不能写入的半导体存储器。  随机读写存储器(RAM):既能读出又能写入的半导体存储器。 按信息的可保存性分 非永久记忆的存储器:断电后信息即消失的存储器。 永久记忆性存储器:断电后仍能保存信息的存储器。 按在计算机系统中的作用分 主存储器、辅助存储器、高速缓冲存储器、控制存储器 存储器的分级结构 主存储器的技术指标 1)存储容量:指主存能存放二进制代码的总数。 一个半导体触发器可以保存一个二进制数,称为一个bit(位),8个触发器可以保存八个二进制数,称为一个BYTE(字节)。两个字节称为一个WORD(字)。 2)存取时间(访问时间) :指从一次读(写)操作命令发出到该操作完成将数据读到数据缓冲寄存器为止所经历的时间。以ns为单位,存取时间又分读出时间、读入时间两种。 3)存储周期 :指存储器连续启动两次独立的操作所需间隔的最小时间,以ns为单位,存储周期=存取时间+等待时间。 4)存储器带宽:每秒从存储器进出信息的最大数量,单位为位/秒或者字节/秒。 存取周期500ns,每个存取周期可访问16位,则存储器带宽为: 16位/(500*10-9)秒=3.2*107位/秒=32*106 位/秒=32M位/秒 存储器与CPU的连接 CPU与存储器的信息交换主要依靠系统总线来完成,根据总线传递信息的不同,系统总线被分为数据总线,地址总线和控制总线三大类。 数据总线DB(data bus):传输CPU与存储器之间的二进制数据,双向线。数据总线的位数决定了CPU一次可以和存储器交换数据的位数,是微型机的重要指标。 地址总线AB(address bus):传输CPU送出的地址信息,用来确定和CPU交换数据的存储单元,单向线。地址总线的位数决定了CPU可以直接寻址的内存空间。 可寻址空间=2n (n为地址总线的位数) 控制总线CB(control bus):传输CPU发出的控制信号,包括片选信号、读/写信号,存储器/IO端口访问信号,双向线。 半导体存储器的结构 存储体:由存储元按照一定的规则排列而成的矩阵,存储体中的每一个单元只能存储一位二进制值。 地址译码电路:包括地址寄存器和地址译码器,地址寄存器用来对地址总线的数据锁存,地址译码器对地址译码选中存储体中的某个确定的存储单元, 控制电路:给出读/写控制信号以及芯片选择信号确定对某个存储单元的具体操作。 读/写电路:包括读/ 写放大器和数据寄存器,读写放大器对数据放大,数据寄存器暂存写入存储器或者从存储器中读出的数据。 存储器与CPU的连接 -地址译码驱动方式:根据地址总线的信息选中存储元的过程。 * * CPU Cache 内部存储器 外部存储器 三级存储模式 半导体存储器的结构 行地址译码器 存储器 列地址译码器 地址寄存器 … … 读写放大器 数据寄存器 控制电路 A19~A0 RD WR M/IO … … D15~D0 … … 译码电路 0# 1# 2# 3# A1 A0 0 0 1 0 译码电路 0# 1023# A9 A0 … … … … … … 单译码:译码器只有一个,译码器的输出称为字选择线,被选单元由字选择线直接选定,地址输入线有N根,则能够确定2n个字地址,该方式下译码输出线过多,只适用于容量较小的存储芯片。 双译码:译码器有两个,X译码器称为行译码器,决定选中某行,Y译码器称为列译码器,决定选中某列,被选单元由X、Y两个方向的译码输出决定。该方式可以极大的节省译码输出线。

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档