基于FPGA的信号发生器的开题报告.docx

基于FPGA的信号发生器的开题报告.docx

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2 燕 山 大 学 本科毕业设计(论文)开题报告 课题名称:基于FPGA的函数信号发生器 学院(系):里仁学院 年级专业:12级电子信息工程 学生姓名:侯晓闻 指导教师:肖丽萍 完成日期:2016年3月21日 一、综述本课题国内外研究动态,说明选题的依据和意义 随着现在工业和技术的不断提高,传统的分立元件式模拟信号发生器频率稳定性低、可靠性差,已经不能满足实际应用的需要,所以就必须有频率稳定性、精确度更高的信号发生器解决这个问题。为了避免传统通信信号发生器的信号发生技术带来的诸多不便,同时随着数字信号处理和集成电路技术的发展,为了迎合大部分普通用户以及适应市场需求,绝大多数的数字频率集成芯片只能产生传统正弦波、矩形波、三角波等常用周期波形。在传统的模拟调制系统实现中,大多数是采用模拟乘法器加滤波器的方法来实现,这样就造成了精度低、可控性差、抗干扰能力弱的特点。虽然,现有的一些主流上用数字频率合成也提供某些模拟调制的功能,但是,这种专用数字频率合成芯片把所有功能集中在一块芯片上,必然导致可控性不够灵活,而且性能会受到影响,这是如果能充分利用现场可编程门阵列(FPGA)的可重复编程性、资源的丰富性以及高速等性能,除了能产生专用数字频率合成芯片所具备的单品连续波、非连续波、各种形式的线性调频信号以外,还可以轻松实现各种复杂的非线性调频信号、模拟调制信号这些灵活性能和现场可编程时数字频率合成芯片所不能达到的。进而说现场可编程门阵列器件的高速、高可靠性和现场可编程等优点,已开始广泛应用与数字电路设计、微处理器系统、数字信号处理、通信及等不同的科技领域。因此利用可编程门阵列其设计信号发生器具有相当高的优越性和非常广阔的应用前景。 FPGA函数信号发生器用直接数字频率合成技术,使之具有以下特点:1频率切换速度快;2输出相位噪声低;3可以产生任意波形;4全数字化实现,便于集成,体积小,重量轻;5灵活的接口和控制方式6比专用芯片功耗也低。 基于FPGA的函数信号发生器是实现正弦波、三角波、矩形波的生成、步进调制并且在液晶显示屏上实时显示频率值、波形类型、输出电压有效值的系统。通过本设计可以加强自己VHDL语言、分频器、相位累加器、DA转换、低通滤波器等许多知识的认识和独立解决问题的能力。设计的现实意义在于其具有频率转换快、分辨率高、频率合成范围宽、相位噪声低的优点,可以更广泛的应用与电子技术试验、医疗、自动控制系统以及其它许多领域。而且随着我国经济和科技的发展,对相应的测试仪器和测试手段提出了更高的要求,而波形发生器已成为测试仪器中至关重要的一类,因此开发波形发生器具有很大的意义. FPGA的发展趋势:越来越多的系统厂商选用FPGA来实现最终产品,或为大型ASIC和SOC设计做初期的原型设计。在FPGA上可以用与ASIC相当的速度验证和调试产品的功能,可节约数月的时间并且避免了重新掩膜的风险。 二、研究的基本内容,拟解决的主要问题 本课题研究的基本内容: 查阅资料了解比较现有信号发生器的功能、种类、性能及工作原理。 了解FPGA技术的特点及应用领域,学习掌握FPGA开发工具及设计流程。 学习掌握VHDL语言。 设计基于FPGA的信号发生器,给出总体设计框图,设计硬件电路并编写软件;用Modelsim进行仿真测试,给出仿真结果。 搭建电路产生指定的信号 拟解决的主要问题: 信号发生器输出的各种性能指标:选择波形、输出电压、输出电流、通过按键实现增减幅度、频率控制模块 。 DA滤波器的有源滤波器的选择。 三、研究步骤、方法及措施 研究步骤流程如图1 掌握FPGA 掌握FPGA设计流程 掌握信号发生器工作原理 掌握VHDL 掌握VHDL语言 要求比较不同实现方案的优缺点 设计基于 设计基于FPGA的信号发生器,给出总体方案 选择最优方案进行编程调试 选择最优方案进行编程调试 用 用Modelsin进行系统仿真测试 软硬件联调通过,实现信号发生器功能 软硬件联调通过,实现信号发生器功能 图1 信号发生器的系统成如图2 FPGA 部分 分频器时钟 分频器 时钟 复位 系 复位 系 统 控 制 器 波

文档评论(0)

annylsq + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档