- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE 3
word专业整理
学习资料 整理分享
集成电路计算机辅助设计课程设计
四位加法器电路设计及版图实现
专 业 : 电子科学与技术
班 级 : 学 号 : 3205090218
姓 名 : 王康
指导教师 : 邱彦章
日 期 : 2012年6月下旬
前 言
微电子技术、电子技术和计算机技术在相互渗透、相互支撑和相互促进的紧密关系中,均得到飞速发展。现代信息社会的支柱—计算机和通信,其主要硬件设备就是集成电路。已集成电路的发展为标志的微电子技术无处不在,已成为现代信息社会的基础。20实际的历史证明,集成电路产业是人类历史上发展最快的产业,而IC产业实际上已出现独立的设计业、设计软件业、制造业和封装业、测试业。社会的需求直接推动IC设计业的发展,而成功的IC设计又取决于优秀的设计工具和科学的设计方法。
集成电路的发展、自从1959年世界上第一块集成电路的诞生以来,集成电技术以惊人的速度发展。第一块集成电路上只有四个晶体管,而目前的集成电路已经可以在一个芯片上集成几千万只晶体管,甚至上亿只晶体管。从上世纪80年代开始,IC制造的特征尺寸由3um缩小至0.09um,大约每五年缩小一倍。
随着特征尺寸的减小,IC的速度、功耗、性能等各种性能都得到了很大的提高,价格却迅速下降。社会的需求不断推动集成电路产业的发展,在IC设计方面,从晶体管的集成发展,进而发展到IP核的集成,在单个芯片上实现整个系统的功能,即IC设计已发展到片上系统SOC阶段。SOC中可以包括数字IC模拟IC射频IC和传感器,能实现非常复杂的系统功能。
目录
第一部分 题目要求4
第二部分 电路设计 6
第一节 集成电路版图设计原理 6
第二节 集成电路中的元件 ...6
第三节 集成电路的制作流程 8
第四节 S-seit编辑四位连波进位加法器 9
第三部分 电路仿真12
第一节 生成spice文件12
第二节 仿真分析(瞬态、直流、)13
第四部分 版图设计15
第一节 一位全加器版图设计15
第二节 四位加法器版图设计16
第五部分 结论 ...17
第六部分 心得体会 ...18
附:
鸣谢19
参考文献20
第一部分 题目要求
题目 四位加法器电路设计及版图实现
摘要:
集成电路是电子电路,但他又不同于一般的电子电路,它把成千上万的电子元件包括MOS晶体管,电阻RES,电容CPA甚至电感集成在微小的
芯片上,正是这种奇妙的设计和制造方式使它成为人类社会进步创造了空前的奇迹,而使这种奇迹成为现实的正是集成电路版图设计。
集成电路版图与集成电路的概念是一同诞生的,可以说没有版图就没有集成电路。集成电路版图实际是实现集成电路制造所必不可少的设计环节,它不仅关系到集成电路的功能是否正确,而且也会极大程度地影响电路的性能成本功耗。近年来迅速发展的计算机通讯嵌入式或者便携设备中集成电路的高性能低功耗运行都离不开集成电路版图的精心设计,现代集成电路中发展起来的全定制与ASIC实际、单元库、IP库的建立,以及系统芯片设计的概念和方法学也无一不与集成电路版图设计密切相关。
题目要求
设计一个四位连波进位加法器单元电路。完成电路原理图的设计,仿真,以及版图设计。要求尽可能满足下列要求。
Process
0.35um P-sub CMOS Process OR MCNC 1.25um CMOS Process
VDD
5V
Temperature
-25~80
VSS
0V
power consumption
I(total)<1uA)
Input
A0~A3,B0~B3
output
S0~S3,Cout
process corner
TT、SS、FF、SF、FS
(1)给出满足题目要求的电路图
(2)给出MOS管的尺寸
(3)利用Hspice或T-spice对电路进行仿真,仿真内容包括:直流特性、瞬态特性、温度特性、功耗等。
(4)利用L-EDIT完成电路的版图设计,设计规则使用SMIC0.35um CMOS工艺规则或L-EDIT默认规则,要求电路布局合理、面积尽量做小。
关键词
集成电路版图 NMOS PMOS poly metal1 Metal2 全加器
四
您可能关注的文档
- 大学生心理健康教育现状与对策.doc
- 大学生职业规划存在的问题和对策研究.doc
- 单片机控制的水位与降雨量检测系统方案.doc
- 单相半波整流电路的设计说明书.doc
- 胆囊切除术后的_护理.doc
- 蛋糕店创业项目策划书-董堪攀.doc
- 党校研究生公共管理学考试资料全.doc
- 导数与应用基础典型题归类解析.doc
- 道路和公园亮化工程施工资料全.doc
- 地方特色小吃的现状和发展策略分析.doc
- 班级元旦晚会策划书 班级元旦晚会策划书4篇.doc
- 班会会议记录格式及 班会会议记录(实用【7篇】.doc
- 认真学习《中国共产党纪律处分条例》PPT党的六大纪律课件.pptx
- 党纪学习教育PPT新修订的《中国共产党纪律处分条例》解读课件.pptx
- 关于严明党的纪律和规矩的重要论述PPT课件.pptx
- 2024年国九条PPT关于加强监管防范风险推动资本市场高质量发展的若干意见课件.pptx
- 2024干部一定要知敬畏存戒惧守底线PPT相关重要论述课件.pptx
- 推动经济实现质的有效提升和量的合理增长PPT学习教育课件.pptx
- 2024坚持“四步联动”做实党员教育工作PPT新时代党员教育工作课件.pptx
- 权威解读《关于加强社区工作者队伍建设的意见》PPT课件.pptx
文档评论(0)