- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
关于在深圳市菲特数码技术有限公司成都分公司从事IC版图设计工作的实习报告
实习单位及岗位简介
(一)、实习单位的简介
为了熟悉工作环境,掌握版图工作的基本规律和技巧,累积工作经验,能够尽早地独立工作,因此进入菲特数码技术有限公司成都分公司实习。
菲特数码技术有限公司成立于2005年1月,总部位于深圳高新技术产业园。深圳市菲特数码技术有限公司成都分公司于2007年10月在成都设立研发中心,位于青羊工业集中发展区B区12栋2楼。菲特数码技术有限公司员工总人数已超过50人,其中本科以上学历占90%。 菲特公司拥有一支集嵌入式系统、软件技术、集成电路设计于一体的综合研发团队,其核心人员均是来自各个领域的资深专家,拥有多年成功研发经验,已在手持多媒体,车载音响系统,视频监控等多个领域有所斩获。 菲特公司以自有芯片技术为核心原动力,开展自我创新能力,并于2006年申请两项技术专利,且获得国家对自主创新型中小企业扶持的专项资金。主要项目电波钟芯片设计及方案开发;视频专用芯片设计及监控摄像头方案开发、监控dvr方案开发;车载音响系统方案开发;网络电视、网络电话方案开发。
(二)、实习岗位的简介
IC(“集成电路”)产业是全球高新技术产业的前沿与核心,是最具活力和挑战性的战略产业。自2000年来,在国家政策的大力支持下,我国集成电路产业得到了长足的发展,而作为集成电路产业最前沿的设计业更是呈现出“百花齐放”的繁荣景象。
IC版图设计是指将前端设计产生的门级网表通过EDA设计工具进行布局布线和进行物理验证并最终产生供制造用的GDSII数据的过程。其主要工作职责有:芯片物理结构分析、逻辑分析、建立后端设计流程、版图布局布线、版图编辑、版图物理验证、联络代工厂并提交生产数据。作为连接设计与制造的桥梁,合格的版图设计人员既要懂得IC设计、版图设计方面的专业知识,还要熟悉制程厂的工作流程、制程原理等相关知识。
版图设计的工作就是把一张电子电路图设计转化成用于集成电路制造的光刻掩膜图形。通常由模拟电路设计者进行对模拟电路的设计,生成电路及网表文件,交由版图设计者进行绘制。版图设计者在绘制过程中需要与模拟电路设计者进行大量的交流及讨论,这关系到电路最终的实现及最终芯片的性能。这些讨论涉及到电流的大小,寄生参数的影响,需要匹配器件的摆放,电路中MOS管、电阻、电容对精度的要求,易受干扰的电压传输线 、高频信号传输线的走线问题,确保金属线的宽度和接触孔的数目能够满足电流要求。通过讨论获取足够的信息后,版图工作者开始绘制版图,绘制过程中有任何问题都需要及时与电路设计者交流解决。同时版图设计者需要代工厂提供的工艺文件,按照这些规则进行版图的绘制,并在绘制完成后进行DRC和LVS验证,以保证所绘制电路可在代工厂的所提供的工艺精度下完成芯片的制造。
在完成DRC和LVS之后还需进行版图的寄生参数提取。提取的数据包括寄生电阻,寄生电容,寄生电感(射频电路中会考虑此项)。电路设计者根据这些参数进行后仿真并与原电路的仿真结果进行比较,如有较大差距,则需与版图设计者讨论,交由版图设计者进行修改,直至满足仿真结果为止。
在完成这些之后还需进行模拟与数字模块的连接,最后生成GDSII数据文件,并交由代工厂进行生产,期间还需与代工厂进行相关掩模层生成的讨论,确保最终芯片的性能。
综上所述,IC版图设计需要设计者有电路系统原理与工艺制造方面的基础知识,更需要设计者的创造性、空间想象力和耐性,需要有良好的团队合作精神和沟通能力,需要设计者长期工作的经验和知识的积累,需要对日新月异的集成电路发展密切关注和探索。
实习内容及过程
(一)cadence的使用
掌握基于cadence软件的集成电路版图设计原理、编辑和验证的方法。通过简单电路的版图设计来熟悉软件,内容包括:linux操作系统的基本使用,电路图的输入,版图的编辑,网表的提取、修改、验证。这里主要介绍DRC和LVS验证。
DRC(Design Rule Check,设计规则检查)是按照设计规则对版图几何图宽、间距及层与层之间的间隔和套准等进行检查,以确保版图能在特定的集成电路制造工艺下流片成功,并且具有较高的成品率。不同的工艺都有与之对应的设计规则,因此设计规则检查与工艺密切相关。DRC 运行完毕并且改正所有错误之后进行LVS。
LVS(Layout Versus Schematic,版图与电路图对照),确保版图和电路的一致性。LVS验证能隔离两种设计表述之间的任意差异,并产生明确的报告供设计者分析。运行了LVS能提高流片的成功率,节约设计成本。
DRC和LVS是一个反复验证的过程,通过不断的改错和验证过程,加深对工艺的了解,对工艺有了更清楚的认识,同时学会了一些解决问题的方法。下面就说明一下最初做DRC和LVS遇到的部分问题和如何解
文档评论(0)