- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验五 用原理图法设计四位十进制频率计
待测频率输入口
待测频率输入口
计数模块0控制模块原理图
计数模块0
控制模块
数码管译码数码管译码数码管译码数码管译码外部时钟输入数据锁存数据锁存数码管输出计数模块1
数码管译码
数码管译码
数码管译码
数码管译码
外部时钟输入
数据锁存
数据锁存
数码管输出
计数模块1
模块预览(底层电路)
控制模块内部
控制模块内部
内部
4-16 译码器 低有效16进制计数器
4-16 译码器 低有效
16进制计数器
注意此点接VCC计数模块内部
注意此点接VCC
计数模块内部
NOW!Begin our design .......
思路:底层电路设计》》》》建立模块》》》》顶层电路设计》》》.....
建立新文件夹 本实验命名为 f_test
注意:路径名及文件名不能含有中文
打开软件 新建 原理图文档
2.1 建立 第一个模块电路(控制模块电路)本讲稿为控制模块电路起名为tf_ctro (原理图可见附件)
建好后 画电路图
画好后 与工程建立连接 如下图:
再编译
编译成功后 将模块封装 如下图:
到此 完成了第一个模块的制作.....
接下来制作第二个模块(计数器模块)(原理图可见附件)
.......
本讲稿将其起名为 conter8
上次做的电路注意:文件路径为原路径
上次做的电路
注意:文件路径为原路径
再画电路图模块二 如下:
然后指向工程 编译!!!
编译成功后 将模块封装 如下图:
到此 完成了第二个模块的制作.....
接着....................
画顶层文件(原理图可见附件)........................
文件路径为原路径上次做的2个
文件路径为原路径
上次做的2个电路
画顶层电路图
本讲稿将顶层文件起名为f_test_4
以下图 显示了 怎样调用之前建好的模块...............
之前建立的模块可以当成一个元件使用了!!!双击空白区域出现元件库
之前建立的模块可以当成一个元件使用了!!!
双击空白区域出现元件库
画好全部原理图.................
然后指向工程
编译!!!
编译没有错误后 建立仿真波形文件
后保存
之后 为了后面调试 进行以下操作
加入仿真节点
选择要观察de引脚.....本讲稿观察 fin(I) clk(I)
q[15..12](B) q[11..8](B) q[7..4](B) q[3..0](B)
You can also choose any other pins you like.....
之后设置仿真总时间....注意仿真时间不能太长... 本实验设置为256us.....
之后......
变黑表示选中单击 fin 整行变黑。。。。。
变黑表示选中
单击 fin 整行变黑。。。。。
之后 写入周期脉冲 本讲稿设置周期为10ns
效果。。。。。
同样的方法设置好clk 本讲稿设置为4320ns (4.32us)
仿真
仿真完成后 打开仿真文件
仿真波形如图
观察波形时可以用放大缩小镜 放大缩小 波形 下图是将波形缩小的演示
从下到上显示 3 4 5 6 完成了波形仿真.....
到此为止,本实验结束了.........
本实验主要练习........
软件应用 、原理图的设计方法 、仿真流程 .......
注:模块原理图、顶层原理图、仿真波形图 见附件
文档评论(0)