基于74160数器的电子时钟设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于74160计数器的电子时钟 设计报告 学院: 专业:电子信息科学与技术 姓名: 学号: 设计目的 在了解数字钟的原理的前提下,运用刚刚学过的数字电路知识设计并制作数字钟,而且通过数字钟的制作进一步了解各种在制作中用到的中小规模集成电路的作用及其使用方法。 由于数字电子钟包括组合逻辑电路和时序电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,从而实现理论与实践相结合,并学会使用MAX+plus II软件的使用以及用DXP软件画原理图和制PCB版,增强实验设计能力和动手操作能力。 通过本次试验对电子线路知识的整合和电子线路设计能力的训练,并为后继课程的学习和毕业设计打下一定的基础。 设计任务及要求 1 实验任务 设计一种简易数字钟,该数字钟具有基本功能, 包括准确计时,以数字形式显示时、分,以二极管显示秒的时间和校时功能。 2 实验要求 (1)时的计时要求为12和24进制两种方式,分和秒的计时要求为60进制。 (2)准确计时,以数字形式显示时间,分小时,分钟和秒分别用两个七段显示来显示。 (3)可以校正时间,两个校时按键,分别校正小时和分钟。 设计方案 数字时钟电路是一个典型的数字电路系统,其由时,分,秒计数器以及校时和显示电路组成。本次设计利用集成十进制递增计数器(74160)和带译码器的七段显示数码管组成的数字钟电路。 具体设计流程可分为:用MAX+plus II完EPM7128SLC84-6内部功能的设计;显示电路的设计,和开关的设计;用DXP完成时钟电路硬制板的制作。 整体思想如图: 秒个位显示器秒十位显示器 秒个位 显示器 秒十位 显示器 分个位 显示器 分十位 显示器 时个位 显示器 时十位 显示器 秒个位计数器 秒个位计数器 译码器译码器译码器译码器译码器译码器 译码器 译码器 译码器 译码器 译码器 译码器 秒十位计数器秒个位计数器分个位计数器时个位计数器分十位计数器时十位计数器 秒十位计数器 秒个位计数器 分个位计数器 时个位计数器 分十位计数器 时十位计数器 晶体振荡电路校分控制电路校时控制电路 晶体振荡电路 校分控制电路 校时控制电路 12小时-24小时 12小时-24小时 转换电路 一 EPM7128SLC84-6内部电路设计 时钟起振电路 该电路给数字钟提供一个频率稳定准确的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都须使用晶体振荡器电路。如图: (起振电路) 2、利用两片74160组成60进制递增计数器(秒钟、分钟部分) 利用两片十进制递增计数器74160组成的同步60进制递增计数器如图: (秒钟部分电路) 其中个位计数为十进制形式。个位与十位计数器之间采用同步级连方式,将个位计数器的进位输出控制端RCO接至十位计数器容许端ENP,ENT,完成个位对十位计数器的进位控制。选择十位计数器QC与QA和个位计数器QD和QA做反馈端,经与非门输出控制LDN置数端,接成六进制计数形式。当计数器状态为59时,重新置并输出一进位(S-JW)。 其仿真波形为: 分钟部分电路与秒钟部分相似,当计数器状态为59时,重新置并输出一进位(M-JW)。 (分钟部分电路) 其仿真波形为: 3、用两片74160组成24/12进制递增计数器(时钟部分) 由两片74160组成的能实现12和24进制转换的同步递增计数器如图: (小时部分电路) 图中个位与十位计数器均为十进制计数形式,采用同步级连方式。选择十位计数器的输出端QB和个位计数器的输出端QC作为反馈,可实现24进制递增计数。若选择十位计数器的输出端QA与个位计数器的输出端QB作为反馈,则可实现12进制递增计数。 因为需要实现12进制与24进制的转换,这里做了一个JK触发器,如图: (JK触发器) 当J,K都接高电平时,CLK通过下降沿有效,使Q端的输出在高,低电平之间转换,通过图中的门电路实现当Q为高电平时是12进制,Q为低电平时是24进制。 4、EPM7128SLC84-6内部整体电路 将以上各电路分别集成秒控制块(S-CT),分控制块(M-CT)和小时控制块(H-CT),并加上晶体振荡电路,各控制端和各个输出端,连接成时钟内部控制电路,如图: 图中,按键M-CT可将秒脉冲直接引入分计数器,实现分钟校时;按键H-CT可将秒脉冲直接引入小时计数器,实现时钟校时;24-12CT可将下降沿引入小时计数器,实现12小时制与24小时制的转换。图中24个输出端可接8个译码器,最后在显示器上实现小时,分钟与秒钟的显示。 整体电路仿真波形为: 4、EPM7128SLC84-6内部引脚分布 在MAX+plus II中对其各引脚功能的分布如图: 其外围电路引脚的实际连接如图: 二 E

文档评论(0)

woai118doc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档