- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、术语解释:汇总-仅供参考
时钟频率: CPU的主频就是CPU中的主脉冲信号的时钟频率,是CPU时钟周期的倒数。
CPI: 表示执行指令所需的时钟周期数。对于一个程序或一台机器来说,其CPI指该程序或该机器指令集中的所有指令执行所用的平均时钟周期数,此时,CPI是一个平均值。
时钟周期:计算机执行指令的过程被分成若干步骤和相应的动作来完成,每一步动作都要有相应的控制信号进行控制,这些控制信号何时发出、作用时间多长,都要有相应的定时信号进行同步。因此,CPU必须能够产生同步的时钟定时信号,也就是CPU的主脉冲信号,其宽度称为时钟周期。
微程序描述方式:N6—P59
微程序控制器设计借用程序设计思想,将每个周期所涉及的状态用只读存储器保存起来,执行到某条指令时,把这条指令对应的状态按序取出,转换为控制信号。
优点:简化设计、灵活、易修改、易维护;缺点:速度慢。
有限状态机描述方式
有限状态机,又称 有限状态自动机,简称状态机,是表示有限个 状态以及在这些状态之间的转移和动作等行为的 数学模型。
字段直接编码法:N6—P68
将微指令分成若干字段,每个字段对包含的若干微命令编码。
把互斥微命令组合在同一字段,相容微命令组合在不同字段。
一条微指令中最多可同时发出的微命令个数就是字段数。
虚拟存储技术:N4—P69
所谓虚拟存储,就是把内存与外存有机的结合起来使用,从而得到一个容量很大的“内存”,这就称之为虚拟存储。
Cache 高速缓存:
位于CPU内部或附近,用来存放当前要执行的局部程序段和数据
用SRAM实现,速度可与CPU匹配,容量小(几MB)
Cache是一种小容量高速缓冲存储器,它由SRAM组成。
Cache直接制作在CPU芯片内,速度几乎与CPU一样快。
程序运行时,CPU使用的一部分数据/指令会预先成批拷贝在Cache中,Cache的内容是主存储器中部分内容的映象。
当CPU需要从内存读(写)数据或指令时,先检查Cache,若有,就直接从Cache中读取,而不用访问主存储器。
动态存储器刷新
刷新周期:从上次对整个存储器刷新结束到下次对整个存储器全部刷新一遍为止的时间间隔,为电容数据有效保存期的上限(64ms)。
刷新方式:1、集中式,2、分散式,3、异步刷新。
集中刷新:前一段时间正常读/写,后一段时间停止读/写,集中逐行刷新。
特点:集中刷新时间长,不能正常读/写(死区),很少使用。
分散刷新:一个存储周期分为两段: 前一段用于正常读/写操作,后一段用于刷新操作。
特点:不存在死区,但每个存储周期加长。很少使用。
异步刷新:结合上述两种方式。以4096行为例,在64ms时间内必须轮流对每一行刷新一次,即每隔64ms/4096=15.625μs刷新一行。
特点:结合前两种,效率高,用得较多。
总线裁决:
当多个设备需要使用总线进行通信时,采用某种策略选择一个设备使用总线。
中断I/O方式
当外设准备好时,便向CPU发中断请求,CPU响应后,中止现行程序的执行,转入一个“中断服务程序”进行输入/出操作,实现主机和外设接口之间的数据传送,并启动外设工作。 “中断服务程序”执行完后,返回原被中止的程序断点处继续执行。此时,外设和CPU并行工作。
多重中断
在一个中断处理(即执行中断服务程序)过程中,若又有新的中断请求发生,而新中断优先级高于正在执行的中断,则应立即中止正在执行的中断服务程序,转取处理新的中断。这种情况为多重中断,也称中断嵌套。
总线
总线是连接两个或多个功能部件的一组共享的信息传输线,它的主要特征就是多个部件共享传输介质。一个部件发出的信号可以被连接到总线上的其他所有部件所接收。
简答题
简述单周期处理器的设计原则
每条指令都在一个时钟周期内完成。
时钟周期以最长的Load指令所花时间为准。
无需加临时寄存器存放指令执行的中间结果。
同一个功能部件不能重复使用。
控制信号在整个指令执行过程中不变,所以控制器设计简单,只要写出指令和控制信号之间的真值表,就可以设计出控制器。
简述数据的检、纠错过程中,比较的结果有哪几种情况
没有检测到错误,得到的数据位直接传送出去。
检测到差错,并可以纠错。数据位和比较结果一起送入纠错器,将正确数据位传送出去。
检测到错误,但无法确认哪位出错,因而不能进行纠错处理,此时,报告出错情况。
简述多周期处理器的设计原则
每条指令分成多个阶段,每个阶段在一个时钟内完成
不同指令包含的时钟个数不同。
阶段的划分要均衡,每个阶段只能完成一个独立、简单的功能,
如:一次ALU操作、一次存储器访问、一次寄存器存取
需加临时寄存器存放指令执行的中间结果。
同一个功能部件能在不同的时钟中被重复使用。
可用有限状态机来表示指令执行流程,并以此设计控制器。
简述指令格式的选择应遵循的几
您可能关注的文档
最近下载
- 英语辅导班招生简章模板.pdf VIP
- 化学品安全技术说明书固化剂msds.pdf VIP
- 数据结构期末考试试卷a卷.doc VIP
- 人教版一年级语文上册期中考试试题(共3套,可直接打印).docx VIP
- 幼儿园保教综合楼招标控制价的编制.docx VIP
- 《通风与空调工程施工质量验收规范》GB50243-2016.docx VIP
- 医院标识标牌采购投标方案.docx
- 2025年外研版(三起)(2024)小学英语四年级上册期末考试模拟测试卷及答案.docx
- 专题233相似图形相似三角形的判定(举一反三讲义)数学华东师大版九年级上册(原卷版).docx
- 对跨越架设施及施工的基本要求.doc VIP
原创力文档


文档评论(0)