支持国产密码算法的高速PCIe密码卡的设计与实现.pdf

支持国产密码算法的高速PCIe密码卡的设计与实现.pdf

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第41卷第0 期 电 子 与 信 息 学 报 Vol. 41No. 0 2019年x 月 Journal of Electronics & Information Technology x 2019 支持国产密码算法的高速PCIe密码卡的设计与实现 ①② *①②③ ①②③ 赵 军 曾学文 郭志川 ①(中国科学院声学研究所国家网络新媒体工程技术研究中心 北京 100190) ②(中国科学院大学电子电气与通信工程学院 北京 100190) ③(北京中科视云科技有限公司 北京 100190) 摘 要:密码卡在信息安全领域发挥着重要作用,但当前密码卡存在性能不足的问题,难以满足高速网络安全服 务的需要。该文提出一种基于MIPS64多核处理器的高速PCIe密码卡的设计与系统实现方法,支持SM2/3/4国产 密码(GM)算法以及RSA, SHA, AES等国际密码算法,系统包括硬件模块,密码算法模块,主机驱动模块和接口 调用模块;对SM3的实现提出一种优化方案,性能提升了19%;支持主机以Non-Blocking方式发送请求,单进程 应用即可获得密码卡满载性能。该卡在10核CPU下SM2签名和验证速度分别为18000次/s和4200次/s, SM3杂凑速 度2200 Mbps, SM4加/解密速度8/10 Gbps,多项指标达到较高水平;采用1300 MHz主频16核CPU时,SM2/3的 5 性能指标提高1倍,采用48核CPU时SM2签名速度可达到10 次/s。 关键词:密码卡;PCIe总线;国产密码算法;非阻塞 中图分类号:TP393.08 文献标识码:A 文章编号:1009-5896(2019)00-0001-07 DOI: 10.11999/JEIT190003 Design and Implementation of High Speed PCIe Cipher Card Supporting GM Algorithms ZHAO Jun①② ZENG Xuewen①②③ GUO Zhichuan①②③ ①(National Network New Media Engineering Research Center, Institute of Acoustics, Chinese Academy of Sciences, Beijing 100190, China) ②(School of Electronic, Electrical and Communication Engineering, University of Chinese Academy of Sciences, Beijing 100190, China)

文档评论(0)

177****5127 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档