- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
三态缓冲锁存器(三态锁存器) T A D Q C B 锁存环节 缓冲环节 Intel 8282 具有三态输出的 TTL电平锁存器 STB 电平锁存引脚 OE* 输出允许引脚 每一位都是一个三态锁存器, 8个三态锁存器的控制端连在一起 4.3.1.3 最小模式的典型配置和总线形成 AD7~AD0 A15~A8 A19/S6~A16/S3 +5V 8088 ALE 8282 STB 系统总线信号 A19~A16 A15~A8 A7~A0 D7~D0 IO/M* RD* WR* 8282 STB 8282 STB 8286 T OE* MN/MX* IO/M* RD* WR* DT/R* DEN* OE* OE* OE* (1) 20位地址总线的形成 采用3个8282进行锁存和驱动 Intel 8282是三态透明锁存器,类似有Intel 8283和通用数字集成电路芯片373 三态输出: 输出控制信号有效时,允许数据输出; 无效时,不允许数据输出,呈高阻状态 透明:锁存器的输出能够跟随输入变化 (2) 8位数据总线的形成 采用数据收发器8286进行双向驱动 Intel 8286是8位三态双向缓冲器,类似功能的器件还有Intel 8287、通用数字集成电路245等 另外,接口电路中也经常使用三态单向缓冲器,例如通用数字集成电路244就是一个常用的双4位三态单向缓冲器 (3) 系统控制信号的形成 由8088引脚直接提供 因为基本的控制信号8088引脚中都含有 例如:IO/M*、WR*、RD*等 其它信号的情况看详图 4.3.1.4 最大模式的引脚定义 8088的数据/地址等引脚在最大模式与最小模式时相同 有些控制信号不相同,主要是用于输出操作编码信号,由总线控制器8288译码产生系统控制信号: S2*、S1*、S0*——3个状态信号 LOCK*——总线封锁信号 QS1、QS0——指令队列状态信号 RQ*/GT0*、RQ*/GT1*——2个总线请求/同意信号 4.3.1.5 最大模式的典型配置和总线形成 系统总线信号 MEMR* MEMW* IOR* IOW* INTA* DMA 应答电路 AENBRD AEN’* AEN* CEN A19~A12 A11~A8 A7~A0 D7~D0 AD7~AD0 A11~A8 A19/S6~A16/S3 A15~A12 74LS245 74LS373 74LS373 G G G* DIR 74LS244 8088 OE* 8288 DT/R* DEN ALE S2*~S0* S2*~S0* MN/MX* OE* E* MRDC* AMTW* IORC* AIOWC* INTA* ⑴ 系统地址总线 采用三态透明锁存器74LS373和三态单向缓冲器74LS244 ⑵ 系统数据总线 通过三态双向缓冲器74LS245形成和驱动 ⑶ 系统控制总线 主要由总线控制器8288形成 MEMR*、MEMW*、IOR*、IOW*、INTA* 4.3.2 8088的总线时序 时序(Timing)是指信号高低电平(有效或无效)变化及相互间的时间顺序关系。 总线时序描述CPU引脚如何实现总线操作 CPU时序决定系统各部件间的同步和定时 什么是总线操作? 4.3.2 8088的总线时序(续1) 总线操作是指CPU通过总线对外的各种操作 8088的总线操作主要有: 存储器读、I/O读操作 存储器写、I/O写操作 中断响应操作 总线请求及响应操作 CPU正在进行内部操作、并不进行实际对外操作的空闲状态Ti 描述总线操作的微处理器时序有三级: 指令周期 → 总线周期 → 时钟周期 什么是指令、总线和时钟周期? 4.3.2 8088的总线时序(续2) 指令周期是指一条指令经取指、译码、读写操作数到执行完成的过程。若干总线周期组成一个指令周期 总线周期是指CPU通过总线操作与外部(存储器或I/O端口)进行一次数据交换的过程 8088的基本总线周期需要4个时钟周期 4个时钟周期编号为T1、T2、T3和T4 总线周期中的时钟周期也被称作“T状态” 时钟周期的时间长度就是时钟频率的倒数 当需要延长总线周期时需要插入等待状态Tw 何时有总线周期? 演示 4.3.2 8088的总线时序(续3) 任何指令的取指阶段都需要存储器读总线周期,读取的内容是指令代码 任何一条以存储单元为源操作数的指令都将引起存储器读总线周期,任何一条以存储单元为目的操作数的指令都将引起存储器写总线周期 只有执行IN指令才出现I/O读总线周期,执行OUT指令才出现I/O写总线周期 CPU响应可屏蔽中断时生成中断响应总线周期 如何实现同步? 4.3.2 8088的总线时序(续4) 总线操作中如何实现时序同步是关键 CPU总线周期采用同步时序:
您可能关注的文档
最近下载
- 三体系培训专项测试题附答案.doc VIP
- 超细镁铝尖晶石粉体制备及在钢中冶金行为研究的中期报告.docx VIP
- 镁铝尖晶石的制备方法研究.doc VIP
- 气管切开护理ppt课件(最新完整版).pptx VIP
- 镁铝尖晶石的制备.doc VIP
- (正式版)-B 11291.2-2013 机器人与机器人装备 工业机器人的安全要求 第2部分:机器人系统与集成.docx VIP
- 一种利用正硅酸乙酯制备二氧化硅气凝胶的方法.pdf VIP
- ISO22716化妆品—良好生产规范(GMP)准则.pdf VIP
- 一种超纯硅酸钠的制备方法.pdf VIP
- 一种高纯正硅酸乙酯的制备方法和生产系统.pdf VIP
原创力文档


文档评论(0)