时序逻辑电路 (2).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3、同步十进制加法计数器(74160) 1)逻辑图与管脚 Q0 Q1 Q2 Q3 C 74160 ET CP EP RD D0 D1 D2 D3 LD 进位脉冲输出端 C=Q3Q0 2)功能表及说明 RD CP LD ET EP 功 能 说 明 0 × × × × 异步清零 Qi=0,C=0 1 ↑ 0 × × 同步预置数 1 ↑ 1 1 1 计数 十进制加法 1 × 1 1 0 保持 1 × 1 0 × 保持 3)计数器状态转换图(十进制加法) 0000 0001 0 0010 0 0011 0 0100 0 0101 0 0110 0 0 1000 0111 0 1001 0 1 注意:74160 的各输入端的功能、用法 与 74161的功能表相同。 4、同步十进制可逆计数器(74LS190) 1)逻辑图与管脚 进位/借位脉冲输出端 Q0 Q1 Q2 Q3 RC 74LS190 CO/BO CP CT U/D D0 D1 D2 D3 LD 控制端 加/减计数控制端 异步置数控制端 级联输出端 2)功能表及说明 LD CP CT U/D 功 能 说 明 0 × × × 异步预置数 CO=Q3Q0 1 ↑ 0 0 同步十进制加法 1 ↑ 0 1 同步十进制减法 1 × 1 × 保持 3)计数器状态转换图(十进制减法) 0000 1001 1 1000 0 0111 0 0110 0 0101 0 0100 0 0 0010 0011 0 0001 0 0 五、用MSI构成N进制计数器的方法 1.基本原理:假设已有一M进制计数器,要得到一N进制计数器,只要NM,即可令M进制计数器在顺序计数过程中跳跃 M-N个状态可得到N进制计数器 S0 S1 SN-1 SN SM-1 Q0 Q1 Q2 Q3 C 74161 ET CP EP Rd D0 D1 D2 D3 LD 2. 基本方法 1)清零法( ) 2)置数法( ) 3)级联构成任意进制计数器 例:试用74161设计一个十进制计数器 0000 1011 1010 1001 1000 0111 0110 0101 0100 0011 0010 0001 1111 1110 1101 1100 作用态 为暂态 74161的清零端为异步清零,所以清零信号应为1010 Q0 Q1 Q2 Q3 C 74 161 ET CP EP Rd D0 D1 D2 D3 LD 1 1 例:试分析用集成计数器74160和与非门组成的计数器。 Q D Q 1 ∧ 0 74160 Q 3 2 Q 3 D ET Q 1 0 Q 2 1 1 CP LD D 3 1 Q EP

您可能关注的文档

文档评论(0)

559997799 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档