- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
重庆大学《数字电子技术(Ⅱ)》课程试卷
2012 ~2013 学年第 2 学期
开课学院:电气工程学院 课程号:
考试日期: 2013-6
考试时间: 120 分钟
题号
一
二
三
四
五
六
七
八
总分
分值
20
20
10
10
10
10
10
10
得分
一、设计题(20分):
采用同步置数的方式,利用74LS160设计365进制的计数器,各位之间为十进制关系。
解:
S
S1 Q0Q1Q2Q3
S2 74160(1) LD
CP D0D1D2D3 R
1
CP
0
S1 Q0Q1Q2Q3
S2 74160(2) LD
CP D0D1D2D3 R
0
S1 Q0Q1Q2Q3
S2 74160(3) LD
CP D0D1D2D3 R
1
0
1
1
二、分析题(20分):
下图为16×4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。在CLK信号作用下,输出波形如图所示。计算ROM中的数据表。
解:
地址输入
数据输出
A3 A
D3 D2 D1 D0
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1
0 0 0 0
0 0 0 0
0 0 1 1
0 1 0 0
0 1 0 1
1 0 1 0
1 0 0 1
1 0 0 0
1 1 1 1
1 1 0 0
0 0 0 1
0 0 1 0
0 0 0 1
0 1 0 0
0 1 1 1
0 0 0 0
三、设计题(10分):
用D触发器设计一个同步串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。例如:
输入A 101100111011110
输出Y 000000001000110
解:1)画出原始状态图
原始状态图 化简以后的状态图
原始状态图 化简以后的状态图
S0
S1
S2
S3
1/0
A/Y
1/0
1/1
1/1
0/0
0/0
0/0
0/0
S0
S1
S2
1/0
A/Y
1/0
1/1
0/0
0/0
0/0
2)状态化简
3)状态编码
二进制状态图
二进制状态图
00
01
10
1/0
A/Y
1/0
1/1
0/0
0/0
0/0
由状态图可得到复合卡诺图图:
复合卡诺图
复合卡诺图
00
01
11
10
A 0
00
0
00
0
╳
00
0
1
01
0
10
0
╳
10
1
00
01
11
10
A 0
0
0
╳
0
1
0
0
╳
1
输出Y的卡诺图
的卡诺图
的卡诺图
00
01
11
10
A 0
0
0
╳
0
1
0
1
╳
1
00
01
11
10
A 0
0
0
╳
0
1
1
0
╳
0
的卡诺图
D触发器的特性方程为
得:
5) 检查自启动:
11
11
011
00
1/1
0/0
可以自启动。
6)画逻辑图
1D
1D Q
FF1
C1
CP
A
Y
1D Q
FF0
C1
≥1
四、分析题(10分):
试分析下图时序电路的功能。
解:
1)
画出波形图:(略)
画出状态图
000/0001010
000
/0
001
010
011
100
111
110
101
/0
/0
/0
/1
/1
/1
/1
五、分析题(10分)
利用计算公式解释超前进位加法器的基本思想。
解:由全加器的真值表得
令
代入Si和Ci,得
:
可见,每个进位信号只与输入Gi、Pi和C-1有关,故各位的进位信号在相加运算一开始就能同时(并行)产生。按照这种方式构成的多位加法器就是超前进位加法器。
六、设计题(10分)
试用74LS148组成16线-4线优先编码器。
解:U1:
U1: 74148
I0
I1 YF
I2
I3 Y0
I4 Y1
I5 Y2
I6
I7 YEX
E
原创力文档


文档评论(0)