- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时序逻辑电路
一、填空题(每空 2 分,共 18 分)
模块 6-1
1、时序逻辑电路通常包含_______电路和_________电路两部分组成。 2、时序逻辑电路的基本构成单元是____________。
3、构造一个模 6 计数器,电路需要 器,它有
个无效状态。
4、四位扭环形计数器的有效状态有
个状态,最少要用
个。
个触发
5、移位寄存器不但可_________ ,而且还能对数据进行 _________。
二、判断题(每题 2 分,共 10 分)
时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前 的输入变量组合有关。
同步计数器的计数速度比异步计数器快。
移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。
双向移位寄存器既可以将数码向左移,也可以向右移。
由四个触发器构成的计数器的容量是 16
三、选择题(每题 3 分,共 18 分)
1、同步时序电路和异步时序电路比较,其差异在于后者( )。
A.没有触发器 B.没有统一的时钟脉冲控制
C.没有稳定状态 D.输出只与内部状态有关
2、时序逻辑电路中一定是含( )
A. 触发器 B. 组合逻辑电路 C. 移位寄存器 D. 译码器
3、8 位移位寄存器,串行输入时经( )个脉冲后,8 位数码全部移入寄存器
n
n
中。
A.1 B.2 C.4 D.8
4、计数器可以用于实现( )也可以实现( )。
A .定时器 B .寄存器 C .分配器 D .分频器
5、用 n 个触发器构成扭环型计数器,可得到最大计数长度是( )。
A、n B、2n C、2
n
D、2 -1
6、一个 4 位移位寄存器可以构成最长计数器的长度是( )。
A.8 B.12 C.15 D.16
四、时序逻辑电路的分析(34 分)
分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程, 画出电路的状态转换图,说明电路实现的的逻辑功能。A 为输入变量。
五、 计数器的分析题(20 分)
集成 4 位二进制加法计数器 74161 的连接图如图所示,LD 是预置控制端; D0、D1、D2、D3 是预置数据输入端;Q3、Q2、Q1、Q0 是触发器的输出端, Q0 是最低位,Q3 是最高位;LD 为低电平时电路开始置数,LD 为高电平时电 路计数。试分析电路的功能。要求:
(1)画出状态转换图;(10 分)
检验自启动能力;(6 分)
说明计数模值。(4 分)
/**///
/
*
*
/
/
/ /
模块 6-1
一、填空题(每空 2 分,共 18 分)
参考答案
1. 组合;存储 2. 触发器 3. 6;3;2 4. 8 5. 寄存数据;移位
二、判断题(每题 2 分,共 10 分)
T T T T F
三、选择题(每题 3 分,共 18 分)
1.B 2. A 3. D 4. AD 5.B 6. C
四、时序逻辑电路的分析(34 分)
解:
(1)列写方程驱动方程:(5 分)
触发器的驱动方程为:
D1 ?Q1 (2 分)
D
2
?A ? Q1
? Q
2
(3 分)
(2)列写方程驱动方程:(6 分)
触发器的特性方程为: Q ?D (2 分)
将驱动方程代入特性方程可得状态方程为:
Q1 ?D1 ?Q1 (2 分)
Q
*
2
?D
2
?A ? Q1
? Q
2
(2 分)
列写输出方程:(2 分)
列出状态转换表:(8 分)
Y ?A Q1 Q 2 ?AQ1 Q 2
* /* / //
* /
* / /
/ /
* /
*
/
/
当 A=1 时:(4 分)
根据: Q1 ?Q1 ; Q2 ?Q1 Q 2 ?Q1Q 2 ; Y ?Q1 Q 2 得:
当 A=0 时:(4 分)
根据: Q1 ?Q1 ; Q2 ?Q1 Q 2 ?Q1 Q 2 ; Y ?Q1 Q 2 得:
(5)画状态转换图:(8 分)
(6)说明电路实现的逻辑功能:(5 分)
此电路是一个可逆 4 进制计数器,CLK 是计数脉冲输入端,A 是加减 控制端,Y 是进位和借位输出端。当控制输入端 A 为低电平 0 时,对输入 的脉冲进行加法计数,计满 4 个脉冲,Y 输出端输出一个高电平进位信号。 当控制输入端 A 为高电平 1 时,对输入的脉冲进行减法计数,计满 4 个脉 冲,Y 输出端输出一个高电平借位信号。
五、 计数器的分析题(20 分)
解:
(1)状态转换图:(10 分)
可以自启动;(6 分)
模=8;(4 分)
文档评论(0)