循环彩灯课程设计报告毕业用资料.doc

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数电课程设计》 循环彩灯控制电路 学 院: 专 业:电气工程与自动化 指导老师: 班 级: 姓 名: 学 号: 合 作 者: 一、设计背景 本次循环彩灯的设计制作由555定时器、CD4017构成的中规模集成电路来实现,其中555定时器组成的多谐振荡电路频率为1Hz,CD4017实现八进制加法计数。 1.数字电路系统的定义及组成 数字电路系统一般包括输入电路、控制电路、输出电路、时钟电路和电源等。输入电路主要作用是将被控信号转换成数字信号,其形式包括各种输入接口电路。比如数字频率计中,通过输入电路对微弱信号进行放大、整形,得到数字电路可以处理的数字信号。模拟信号则需要通过模数转换电路转换成数字信号再进行处理。在设计输入电路时,必须首先了解输入信号的性质,接口的条件,以设计合适的输入接口电路。 2.时钟电路的作用及基本构成 时钟电路是数字电路系统中的灵魂,它属于一种控制电路,整个系统都在它的控制下按一定的规律工作。时钟电路包括主时钟振荡电路及经分频后形成各种时钟脉冲的电路。比如多路可编程控制器中的 555 多谐振荡电路,数字频率计中的基准时间形成电路等都属于时钟电路。设计时钟电路,应根据系统的要求首先确定主时钟的频率,并注意与其他控制信号结合产生系统所需的各种时钟脉冲。 二、设计方案 1. 基本原理 将振荡器的振荡脉冲进行计数,计数器的输出作为译码器的地址输入,经译码器控制各路彩灯依次发亮。用框图表示如下。 电源接入电路 电源接入电路 555多谐振荡电路 彩灯控制电路 8路彩灯 → → → 2.实验器材 器件 555定时器 CD4017 LED灯 万用表 电容 电源 导线 电阻 数量 1 1 8 1 10uf 0.1uf 5v 若干 15K、68K 300Ω 三、方案实施 1.555定时电路产生时钟脉冲 555定时电路是一种数字、模拟混合型的中规模集成电路,可连接成多谐振荡电路,产生单位脉冲,用于触发计数器。在延时操作中,脉冲由一个电阻和一个电容控制。用于稳定工作的振荡器时,频率由两个电阻和一个电容控制。NE555会在下降延触发和清零,此时输出端产生200mA的电流。NE555的工作温度为0℃~70℃。 555引脚图 555管脚图 各管脚说明:1 接地 5 控制电压 2 触发 6 门限(阈值) 3 输出 7 放电 4 复位 8 电源电压Vcc 其功能主要用来产生时间基准信号(脉冲信号)。因为循环彩灯对频率的要求不高,只要能产生高低电平就可以了,且脉冲信号的频率可调,所以采用555定时器组成的振荡器,其输出的脉冲作为下一级的时钟信号。图2-3为多谐振荡电路波形图。图2-4为多谐振荡器实验连接图。 555多谐振荡波形图 时钟脉冲信号电路图 用555定时器构成多谐振荡器,电路输出便得到一个周期性的矩形脉冲,其周期为: T=0.7(R1+2R2)C 若取R1=R2,则T=2.1CR1 若取C=10uF,则R1=48K 2.CD4017的功能 CD4017采用标准的双列直插式脚塑封,它的引脚图如下图所示: 1脚:第5输出端 2脚:第1输出端 3脚:第0输出端,电路清零时,该端为高电平 4脚:第2输出端 5脚:第6输出端 6脚:第7输出端 7脚:第3输出端 8脚:电源负极 9脚:第8输出端 10脚:第4输出端 11脚:第9输出端 12脚:进位输出端,每输入10个时钟脉冲,就可以得到一个计数器的时钟信号 13脚:时钟输入端,脉冲输入端,脉冲下降沿有效 14脚:时钟输入端,脉冲上升沿有效 15脚:清零输入端,在该管脚加高电平或正脉冲时,CD4017计数器中,各计数单元输出低电平“0”,在译码器中,只有对应“0”状态的输出端3脚为高电平 16脚:电源正极,可以使用3~18V直流电源供电 CD4017是由十进制计数器电路和时序译码电路两部分组成。其中的D触发器Fl~F5构成了十进制约翰逊计数器,门电路5~14构成了时序译码电路。约翰逊汁数器的结构比较简单。它实质上是一种串行移位寄存器。除了第3个触发器是通过门电路15、16构成的组合逻辑电路作用于F3的D3端以外,其余各级均是将前一级触发器的输出端连接到后一级触发器的输入端D的,计数器最后一级的Q5端连接到第一级的D1端。这种计数器

文档评论(0)

197918 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档