- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
贵州民族大学
本科毕业论文(设计)
题目:(7,3)线性分组码编码器的设计
学 院 信息工程学院
专 业 电子息科学与技术
班 级 09 电子班
姓 名 周彩霞
学 号 200907020055
指导老师 杨国权
填表日期 2012.12.20
说 明
1、 毕业设计的开题报告是保证毕业设计质量的一个重要环节,
为规范毕业设计的开题报告,特印发此表。
2 、 学生应在开题报告前,通过调研和资料搜集,主动与指导教
师讨论,在指导教师的指导下,完成开题报告。
3、 此表一式二份,交学院装入毕业设计(论文)档案袋。
4 、 开题报告需经指导教师、院(系)领导审查合格后,方可正
式进入下一步毕业设计(论文)阶段。
5、 理工类不得少于 10 篇,其他专业类不少于 15 篇相关文章
阅读量。
6、 开题报告撰写不少于 1000 字。
2
贵州民族大学毕业论文(设计)任务书
姓 名 周彩霞 学 号 200907020055 指导教师 杨国权
毕业论文(设计)题目:(7,3 )线性分组码编码器的设计
毕业论文(设计)工作内容:
1、深入阐述纠错码的原理与方法。
2 、深入阐述线性分组码的原理与方法。
3、根据线性分组码的原理和实现编码的框图,设计(7,3 )线性分组码的编
码电路。并实现验证设计的正确性。
指导教师: (签名) 年 月 日
教研室主任: (签名) 年 月 日
学院院长: (签名) 年 月 日
学院:信息工程学院 专业:电子信息科学与技术 年级:2009 级
3
研究的现状:
随着数字通信技术的发展,各种业务对系统误码率的要求,对电子产品的运行速
度的要求也不断提高。为了克服这些缺陷提高信息传输的准确性在通信中越来越多
人开始研究采用专门的检、纠错误的方法即差错控制。在数字通信系统中采用差错控
制信道编码技术,以此来减少传输过程的误码,提高数字通信系统的传输质量。它
基本原理是:发送端的信道编码器在信息码元序列中按照一定的关系加入一些冗余码
元 (称为监督码元),使得原来相关性很小的信息码元产生某种相关性,从而在接收端
利用这种相关性来检查并纠正信息码元在传输中引起的差错。冗余度的引入提高了传
输的可靠性,但降低了传输效率。因此设计数字通信系统时,应首先合理选择信道编译
码码组种类,这样才可以在信号的传输,以及接收环节达到较好的效果,线性分组码
具有编译码简单,封闭性好等特点,是目前较为流行的差错控制编码技术。所以合理
选择编码器电路很重要。
以往的编码器的实现通常都是用移位寄存器作为主要部件来实现的。但用移位寄
存器这样 IC 集成块来做编码器的缺点是,电路庞大,接线复杂,可靠性稳定性不高,
延时大,最大的问题是时序难于控制。现在也有用 ARM,DSP,单片机做编码器的。但
是,由于单片机和 IC 集成块本身的缺陷使得这些电路具有延时时间长,速度慢,集成
度不高,体积大、可靠性不够高等缺点。然而 EDA 技术却使得编码器的实现变得简洁,
接线大幅度减少,在一个芯片上实现,减少了很多接线电容,接线电阻等一些负面
因素的影响。
文档评论(0)