4.3-组合逻辑电路中的竞争冒险.ppt

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
作业 4.2.3 * 4.3 组合逻辑电路中的竞争冒险 4.3.1 产生的竞争冒险的原因 4.3.2 消去竞争冒险的方法 4.3 组合逻辑电路中的竞争冒险 不考虑门的延时时间当A=0 B=1 考虑门的延时时间,当A=0 B=1 4.3.1 产生的竞争冒险的原因 竞争冒险产生的正脉冲,即高电平尖峰脉冲,也称为1型冒险。 竞争冒险产生的负脉冲,即低电平尖峰脉冲,也称为0型冒险。 产生的波形称为竞争冒险波形。 竞争:当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象。 冒险:两个输入端的信号取值的变化方向是相反时,如门电路输出端的逻辑表达式简化成两个互补信号相乘或者相加,由竞争而可能产生输出干扰脉冲的现象。 4.3.2 消去竞争冒险的方法 1. 发现并消除互补变量 A B C 1 & L B = C = 0时 为消掉AA,变换逻辑函数式为 ) )( ( C A B A L + + = 可能出现竞争冒险。 A A F = BC B A AC F + + = 2. 增加乘积项,避免互补项相加 , 当A=B=1时,根据逻辑表达式有 C B AC L + = 当A=B=1时 C B AC L + = C B AC L + = + AB C C L + = AB 0 1 A 0 0 0 1 0 1 1 1 L B C 00 01 11 10 3. 输出端并联电容器 如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以在输出端并联一电容器,致使输出波形上升沿和下降沿变化比较缓慢,可对于很窄的负跳变脉冲起到平波的作用。 4~20pF 本节小结  ①组合电路的特点:在任何时刻的输出只取决于当时的输入信号,而与电路原来所处的状态无关。实现组合电路的基础是逻辑代数和门电路。  ②组合电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图等5种方法来描述,它们在本质上是相通的,可以互相转换。  ③组合电路的设计步骤:逻辑图→写出逻辑表达式→逻辑表达式化简→列出真值表→逻辑功能描述。  ④组合电路的设计步骤:列出真值表→写出逻辑表达式或画出卡诺图→逻辑表达式化简和变换→画出逻辑图。  在许多情况下,如果用中、大规模集成电路来实现组合函数,可以取得事半功倍的效果。

文档评论(0)

wxc6688 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档