- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
L/O/G/O 2012 上半学期学年总结 演讲人:邵冲 指导老师:陈侃松 ? 1.CC2530RF 板的电路分析与调研。 ? 2. 类似方案的借鉴与调查。 Contents Cc2530 芯片介绍 CC2530 应用电路 CC2530 电频特性 方案借鉴 4 1 2 3 CC2530 芯片介绍 RF/LAYOUT ? – 适应 2.4-GHz IEEE 802.15.4 的 RF 收发 ? 器 ? – 极高的接收灵敏度和抗干扰性能 ? – 可编程的输出功率高达 4.5 dBm ? – 只需极少的外接元件 ? – 只需一个晶振,即可满足网状网络系统 ? 需要 ? – 6-mm × 6-mm 的 QFN40 封装 低功耗 ? – 主动模式 RX ( CPU 空闲): 24 mA ? – 主动模式 TX 在 1dBm ( CPU 空闲): 29 ? mA ? – 供电模式 1 ( 4 μ s 唤醒): 0.2 mA ? – 供电模式 2 (睡眠定时器运行): 1 μ A ? – 供电模式 3 (外部中断): 0.4 μ A ? – 宽电源电压范围( 2 V – 3.6 V ) 内核 ? – 优良的性能和具有代码预取功能的低功 ? 耗 8051 微控制器内核 ? – 32- 、 64- 或 128-KB 的系统内可编程闪存 ? – 8-KB RAM ,具备在各种供电方式下的数 ? 据保持能力 ? – 支持硬件调试 CC2530 I/O CC2530 引脚描述 引脚名称 引脚 引脚类型 描述 AVDD1 28 电源(模拟) 2-3.6V 模拟电源连接,为模拟电路供电 AVDD2 27 电源(模拟) 2-3.6V 模拟电源连接,为模拟电路供电 AVDD3 24 电源(模拟) 2-3.6V 模拟电源连接 AVDD4 29 电源(模拟) 2-3.6V 模拟电源连接 AVDD5 21 电源(模拟) 2-3.6V 模拟电源连接 AVDD6 31 电源(模拟) 2-3.6V 模拟电源连接 DCOUPL 40 电源(数字) 1.8 数字电源去耦。不使用外部电路供应 DVDD1 39 电源(数字) 2-3.6V 数字电源连接,为引脚供电 DVDD2 10 电源(数字) 2-3.6V 数字电源连接,为引脚供电 GND - 接地 接地面 GND 1 , 2 , 3 , 4 未使用引脚 连接到 GND P2_3 33 数字 I/O 端口 2.3/32.768kHz XOSC P2_4 32 数字 I/O 端口 2.4/32.768kHz XOSC RBIAS 30 模拟 I/O 参考电流的外部精密偏置电阻 RESET_N 20 数字输入 复位,活动到低电平 RF_N 26 RF I/O 在 RX 期间向 LNA (低噪声放大器)输入正向射频信号; 在 TX 期间接收来自 PA 的输入正向射频信号 RF_P 25 RF I/O 在 RX 期间向 LNA 输入负向射频信号;在 TX 期间接收 来自 PA 的输入负向射频信号 XOSC_Q1 22 模拟 I/O 32-MHz 晶振引脚 1 或外部时钟输入 XOSC_Q2 23 模拟 I/O 32-MHz 晶振引脚 2 P0 , P1 , P2 P0 , P1 全部 P2_0~P2_2 数字 I/O 对应引脚号 CC2530 封装 CC2530 功能框图 CC2530 外设 ? 电源管理 ? RESET ? I/O ? DMA ? T1(16 位 ) ? T2(MAC) ? T3/T4 ? Sleep Timer ? ADC ? Random ? AES ? WDT ? UART ? Voltage Regulators CC2530 芯片内部结构 CC2530 需要极少的外部连接元件,同时有很 多典型电路,其模块大致可以分为三类: 1 、 CPU 和内存相关模块 2 、外设,时钟和电源管理相关模块 3 、无线信号收发相关模块 CPU 和内存 CC2530 使用的 8051CPU 是一个单周期的兼容内核,它 有三种不同的访问总线。其中包括中断控制器,内存仲裁器, 8KB SRAM , 32/64/128/256KB 闪存块。 ? 中断控制器 :其为 18 个中断源提供服务,它们中的每个中断都被赋予 4 个 中断优先级中的某一个。 ? 内存仲裁器 :位于系统中心,它负责执行仲裁,即决定同时访问系统物理存 储器时的顺序,便于系统效率的提高。 ? 8 KB SRAM :超低功耗,使数字部分即使掉电也能保存其中内容,是芯片 低功耗原因所在。 ? 闪存块 :用于保存电脑传输进入的程序代码以及常量数据,节约了搜寻时间。 CC2530 外设 ? 两个 8 位定时器:定时器 3
您可能关注的文档
最近下载
- MX480路由器操作手册.doc VIP
- 医学课件-神经内科常见病.pptx VIP
- 电子支付与网络金融复习资料.doc VIP
- 2025年项目管理公司组织架构、岗位、职能设置方案.pdf VIP
- 2024安徽长丰科源村镇银行员工招聘20人笔试历年典型考题及考点剖析附带答案详解.docx VIP
- 普通心理学第五版PPT完整全套教学课件.pptx VIP
- 2023安徽长丰科源村镇银行招聘5人笔试历年典型考题及考点剖析附带答案详解.docx VIP
- 《GBT13341-1991-质量损失率的确定和核算方法》.pdf
- 节约用水条例培训解读课件.pptx VIP
- 山东省临沂市蒙阴县第一中学2024-2025学年高三下学期第三次模拟考试语文试题(含答案).pdf VIP
原创力文档


文档评论(0)