实验二 组合逻辑电路设计和实现.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二组合逻辑电路设计与实现 实验目的 (1)掌握译码器和数据分配器的工作原理和应用。 (2)掌握数据选择器的工作原理和应用。 (3)掌握组合逻辑电路的分析和设计方法。 实验仪器及器件 (1)实验设备:数字电子技术实验箱1台。 (2)实验器件:TT芯片74LS00、74LS138、74LS153各1片。 实验二组合逻辑电路设计与实现 实验原理 1、二进制译码器 如:2-4线译码器74LS139 8线译码器74LS138和 4-16线译码器74LS154。 A2 YYY 12 若有n个输入变量, 则有2n个输出端。 S Y4 b 每一个输出函数对应于 S2A 2n个输入变量的最小项 (1)3-8线译码器745138067 3-8线译码器74LS138引脚排列 实验二组合逻辑电路设计与实现 (2)译码器的功能表 3线一8线译的器CT745138的功能表 STA ST:+Sc A2 AI Au 了FF11五巧2 010 0110011 其中,A2、A1、A为地址输入端,10~Y7为译码输出端, STA,STB,STC为使能端 实验二组合逻辑电路设计与实现 (3)数据分配器:在译码器使能端输入数据信息,器件就 成为一个数据分配器,如图所示为74LS138构成的数据分 配器 yyy AI yyYyYyy 3-8线译码器CT4LS138作8路数据分配器 (a)输出原码接法(b)输出反码接法 实验二组合逻辑电路设计与实现 (4)双2-4线译码器74LS139 线一4线译码器CT74LS139的功能表 vce262Ao2A五场场 输入 输出 G A 74LS139 ×11 IG 1Ao 1A1 Y, Y, Y Y3 GND0011011

文档评论(0)

189****1620 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档