- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程实验六
时序逻辑电路设计
EDA
实验目的
解时序逻辑电路设计原理及特点
2、学习使用时序逻辑电路设计方法。
实验内容
1、设计几种典型时序逻辑电路系统
2、通过仿真软件进行验证仿真。
、实验原理
时序逻辑电路:电路的任意时刻的输出状态
不仅取决于该时刻的输入状态,还与电路的原状
态有关。所以时序电路都有记忆功能。
y1=f(×1,,xn,q1,,qn)x1
yn=f(x1,.Xn, q1r-.qn)
时序电路状态的改变只发生在
钟边缘触发的一瞬间,该时刻的
p1
输入决定输出,其它时间都是由
系统当前状态决定
时序电路一般都是采用过程语句进行硬件描述,采
用边沿或电平触发进行控制。常见的时序电路有各种触
发器、锁存器、寄存器、移位寄存器、分频器和计数器
等。下面将对典型时序电路进行 Verlag设计
四、实验步骤
1、基本触发器设计
真值表
D00
卩(当前状态)Qn+1时钟有效沿输入时对应的输出状态)
0
0
clk
clk
0
D触发器是时钟上升沿触发电路,只有上升沿到来时,触发器状态由输入决定
其它时刻由系统状态决定
基于以上D触发器工作原理,可己采用如下 Verilog描述程序
一位D触发器的 Verilog描述
module aff(Q
input d, Clk, output reg
always @(posedge clk)
endmodule
CL
您可能关注的文档
最近下载
- 国企中层领导竞聘笔试题(含答案).docx VIP
- 小学与初中英语衔接教学建议.ppt
- 2025年证券从业资格考试真题及答案.docx VIP
- ABB SPAM150C 电动机保护继电器模件 手册(中文).pdf
- 2023年标准化工程师考试试题.pdf VIP
- 新版西师大版三年级数学上册应用题专项练习题 .docx VIP
- 精装修工程冬季施工方案、.doc VIP
- INFINI Labs(曾勇):下一代纯实时搜索引擎INFINI Pizza.pdf VIP
- DB62_T 5087-2025 马铃薯品种 天薯15号.docx VIP
- DB41_T 2829-2025 大口黑鲈池塘养殖技术规范.docx VIP
原创力文档


文档评论(0)