时序逻辑电路设计1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.7时序逻辑电路的设计 设计步骤: 画原始 根据设 状态图 最简状 状态 计要求逻辑抽象确(表)状态态图2xL分配 定输入、输 出变量及状 化简 态数 出曲 设计步骤: 逻辑抽象,得出电路的状态转换图或状态转换表 就是把要实现的逻辑功能表示为时序逻辑函数, 可以用状态转换表的形式,也可以用状态转换图的形 式。这就要 1、分析给定的逻辑问题,确定输入变量、输出变量以 及电路的状态数。通常应是取原因(或条件)为输入 变量,取结果为输出变量 2、定义输入、输出逻辑状态和每个电路的状态的含义, 并将电路状态顺序编号 3、按题意列出电路状态转换表或电路状态转换图 这样就把给定的逻辑问题抽象为一个时序逻辑函数了 设计步骤 状态化简 若两个电路状态在相同的输入下有 相同的输出,并且转换到同样一个次态 去,则称这两个为等价状态。显然等价 状态是重复的,可以合并为一个。电路 的状态数越少,设计出来的电路也越简 单 状态化简的目的就是将等价状态合并, 以求得最简的状态转换图。 设计步骤: 、状态分配 又称状态编码 时序逻辑电路的状态是用触发器状态的不同组合来表示。 首先需要确定触发器的数目n。因为n个触发器共有2个状态 组合,所以为获得时序电路所需的M个状态, 必须取 2n-1M2n 其次要给每一个电路状态规定对应触发器状态组合。每组触 发器状态组合都是一组二值代码,因此这项工作又称状态编 码。在M2的情况下从2n个状态中取M个状态组合可以有许多 不同的方案,而没一个方案中M个状态的排列顺序又有许多 种。如果编码方案得当,设计结果可以很简单。相反如果编 码方案选取不好,设计岀的电路就公很复杂,当然这里有技 为了便于记忆和识别,一般选用的状态编码和它们的排列顺 序都遵循一定的规律。 设计步骤: 四、选定触发器的类型,求出电路的状态方程 驱动方程和输出方程 因为不同逻辑功能的触发器驱动方式不 同,所以用不同类型的触发器设计出的电路 也不一样。为此在设计具体的电路前必须先 选定触发器的类型。选择触发器的类型时应 考虑到器件的供应情况,并应力求减少系统 中使用的触发器种类 根据状态转换图(或状态转换表)和新选 定的状态编码触发器的类型,就可以写出电 路的状态方程、驱动方程和输出方程了

文档评论(0)

kefuxing + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档