南昌大学数字电路逻辑设计期末试卷(B卷).docx 6页

  • 1
  • 0
  • 0
  • 约2.04千字
  • 2020-09-18 发布

南昌大学数字电路逻辑设计期末试卷(B卷).docx

文档工具:
    1. 1、本文档共6页,可阅读全部内容。
    2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
    3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
    4. 文档侵权举报电话:19940600175。
    南昌大学期末考试试卷 | 试卷编号: (B ) 卷 I I I 课程编号: 课程名称: 数字系统与逻辑设计 考试形式: 闭卷 i I 适用班级:电信通信生物医学 姓名: 学号: 班级: i 学院:信息工程学院电子系 专业: 考试日期: 题号 -一- -二二 三 四 五 六 七 八 九 十 总分 累分人 题分 20 32 24 24 100 签名 得分 考生注意事项:1、本试卷共5页,请查看试卷中是否有缺页或破损。如有立即举手报告以便更换。 2 、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 -、选择题(每题2分,共20分) 得分 评阅人 TOC \o "1-5" \h \z ! 1 ?以下代码中为无权码的为 。 I | A . 8421BCD码 B . 5421BCD码 C .余三循环码 D . 5121BCD码 | 2.逻辑函数F=A十(A十B) = 。 | A. B B. A C. A十 B D. A? B I 3?以下电路中可以实现“线与”功能的有 。 i i A. TTL与非门 B.三态输出门 C. OC门 D.无此种功能电路 | 4 . TTL与非门在以下各种输入中 相当于输入逻辑“ 0 ”。 | A.悬空 B.通过电阻100 Q接电源 | C.通过电阻100k Q接地 D.通过电阻100 Q接地 TOC \o "1-5" \h \z | 5. 一个16选一的数据选择器,其地址输入(选择控制输入)端有 个 i I A. 1 B. 2 C.4 D. 16 | 6?对于D触发器,欲使Qn + 1 = Qn,应使输入D= 。 i A. 0 B.1 C. Q D. Q 7 .用555 7 .用555定时器组成施密特触发器, 回差电压为 。 A. 3. 33 V B. 5V C.6.6 N个触发器可以构成最大计数长度 A. N B. 2N 同步时序电路和异步时序电路比较 A.没有触发器 B.没有统 当输入控制端Vco外接1 0V电压时, 6V D.1 0V (进制数)为 的计数器。 C. N2 D. 2n ,其差异在于后者 。 一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 10 .某存储器具有8根地址线和8根数据线,则该存储器的容量为 A. 8 X A. 8 X 8 B.8 K X 8 C. 25 6 X 8 D. 256 X 256 简答题(32 分) 得分评阅人1 得分 评阅人 1 .直接写出函数F二AC ? BC ? B(AC AC)的对偶式和反演式。 (5分) 用卡诺图法化简函数F(A,B,C,D)二為m(3,5,6,7,10)d(0,1,2,4,8),并写出其最简与一 或式。(5分) 写出下图所示电路的最小项表达式。(要求有推导步骤)(6分) 3. U1为74LS151八选一数据选择器,A、B C为地址输入变量,C为咼位。G 为选通端。写出下图所示电路 F输出端的表达式。(8分) U1 C b a131 2O - 7GABCU2A C b a 13 1 2 O - 7 G ABC U2A 0-129456 7 DDD DDDD D 根据下列ROM阵列图写出此ROMS现的输出函数是什么?(直接写出,不需化简) (8 分) 地址译码器L £ 地址译码器 L £ 三、图形分析题(共24分,每题12分)得分评阅人1 三、图形分析题(共24分,每题12分) 得分 评阅人 1 ?试分析下列逻辑电路,写出电路的驱动方程、状态方程、列出状态转 换真值表、画出状态转换图,说明电路的逻辑功能 U CP 2.分析并说明在下图所示的电路中, 555定时器完成什么功能?如果 R=R= 10K Q, R=F4=2K,G=C==0.1卩F,计算输出信号uoi频率,并画图示意uo占uo的波形关系。 Uo Uo 得分评阅人一场一岭 坊 号 得分 评阅人 一场一岭 坊 号 四、设计题(共24分,每题12分) 1.三个工厂由甲、乙两个变电站供电。如果一个工厂用电,则 由甲站供电;如果两个工厂用电,则由乙站供电;如果三个工 厂同时用电,则由甲、乙两个站供电;试用 74LS138译码器实 现。(12分) 2.用74LS161构成五进制计数器,用两种万法实现,并画出状态图。 74LS161的功能表如下 所示,C为进位输出端。(12分) CP CR LD p T D? q Do Q Q Gi 2q X 0 X X X X X X X DODO t 1 0 X X A B C D A B C D X 1 1 0 X X K X X 保 持 X 1 1 X 0 X X X X t 1 1 1 1 X X X X 计 数 Q Q 2i So p c — T 74LS1C1 翌一 % 6 △邸1 欢迎您的下载, 资料仅供参考!

    文档评论(0)

    • 内容提供方:136****3783
    • 审核时间:2020-09-18
    • 审核编号:7165052002003000

    相似文档