数电课程设计--带proteus仿真的电子秒表设计(00.00____99.99).docxVIP

数电课程设计--带proteus仿真的电子秒表设计(00.00____99.99).docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
沈阳工业大学 课程设计 课 程: 数电课程设计 题 目: 电子秒表 专业班级: 通信工程1003班 学 号:100404308 、309、315 学生姓名: 张路、刘智佳、吴开来 指导教师: 赵柏山 完成时间: 2013 年6月25日 目录 第 1 章 设计要求 第 2 章 设计方案 第 3 章 总电路设计思路 第 4 章 分解电路的设计及说明 第 5 章 电路的仿真 第 6 章 设计总结及心得体会 参考文献: 附录: 第 1 章 设计要求 结合数字逻辑电路知识,设计或分析下述功能电路, 利用 Proteus 软件对电路进行功能仿真,并基于仿真 结果对电路进行功能改进。给出仿真机及分析过程及 结果。 设计参数: 设计可控的计数器 (定时器)、分频器、 键 去抖电路和动态扫描显示电路; 设计系统顶层电路; 进行功能仿真和时序仿真; 对仿真结果进行分析, 确认仿真结果达到 了设计要求: 分析设计要求, 明确性能指标。 必须仔细 分析课题要求、性能、指标及应用环境等, 广开思路, 构思出各种总体方案,绘制结构框图。 确定合理的结构方案, 对各种方案进行比 较,以电路的先进性、结构的繁简、成本的高低及制 作的难易等方面作综合比较并考虑器件的来源,敲定 可行方案。 设计各单元电路。 总体方案化整为零, 分 解成若干子系统或单元电路,逐个设计 组成系统。在一定幅面的图纸上合理布局, 通常是按信号的流向,采用左进右出的规律摆放各电 路,并标出必要的说明。 第 2 章 设计方案 方案一: 实现秒表的功能有很多种, 该方案采用 的是用555定时器产生一个1000HZ的秒脉冲,然后通 过分频电路接到延时电路上,跟一个去抖电路连接在 一起,输出给 74 1 60做触发信号,与另一个 74160连 接组成,然后把输出端分别连接到 7448 译码器上, 通 过共阴极七段数码管来显示结果, 算选用的器件便宜, 精度小于 5%,可实现 0-59 秒的计时,另有启动、暂 停、和清零三个功能。 但在电路仿真过程中不是很顺 利,仿真结果与自己的设想有所出入,故方案一仅在 设计总结及评估中提及。 方案二:利用555定时器产生一个100HZ脉冲; 设计秒逻辑电路实现时间的正确显示功能;设计秒校 时电路对电子秒表显示时间进行基本校正,经 7448 译码后通过共阴极七段数码管来显示结果。该电子秒 表可以准确的显示00.00-99.99s,可手动启动、暂停、 清零等。 第 3 章 总电路设计思路 该数字式秒表电路的工作原理:由 555 定时器产 生100Hz脉冲信号,作为10毫秒的计时脉冲;10毫秒 计数器计满10后,向100毫秒计数器产生进位脉冲; 100毫秒计数器计满10后,向1秒计数器产生进位脉 冲;1秒计数器计满10后,向10秒计数器产生进位 脉冲。计数器的输出经显示译码器译码后送显示器显 示。该电路设置两个控制键“ SW1”, “SW2‘。键“ SW1” 控制电路的清零功能,键“ SW2控制电路的暂停功 显示器显示器 显示器 显示器 1 t 译码器 译码器 * a 计数器 计数器 显示器 显示器 1 1 译码器 译码器 A 1 计数器 计数器 t 清零 暂停 脉冲发生器 图3-1数字式秒表电路的结构框图 第4章 分解电路的设计与说明 ①10OHZ脉冲发生器的设计 时钟发生器是模拟一数字混合式集成电路。用 555 定时器构成的自激式多谐振荡器,是一种性能较好的 时钟源。 △ U0 R2 2.05k 7 R1 5.1k 6 555 qdc ccv Rcv TH DNG TR 4 5 2 R3 2.0k C1 0.01u亠C2 0.01u 1u 555组成的脉冲信号发生器 T1= (R1+R2)CI n2=0.7(R1+R2)C; T2=R2Cln 2=0.7R2C; T=T1+T2; 输出脉冲的占空比q为, q=T1/T2=(R1+R2)/(R1+2R2) 我选用的参数为:R仁2.05K+2K=4.05K R2=5.1K, C=1u, f=1/0.7( R1+2R2 C=100HZ ②计数器的设计 计数器是一个用以实现计数功能的时序部件 ,它 不仅可用来计脉冲数,还常用作数字系统的定时,分频 和执行数字运算以及其它特定的逻辑功能.计数器种 类很多.按构成计数器中的各触发器是否使用一个时 钟脉冲源来分,有同步计数器和异步计数器.根据计数 制的不同,分为二进制计数器,十进制计数器和任意进 制计数器.根据计数的增减趋势,又分为加法,减法和 可逆计数器.还有可预置数和可编程序功能计数器等 等。 40192是十进制计数器,40192上的Rd控制端是 异步清零端,高电平有效;Ld输入端是异步预置数控 制端,低电平有效;预置数数据输入端

文档评论(0)

yilinshanzhuang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档