- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
试验三 VHDL 时序逻辑电路设计
试验目标
熟悉用VHDL语言设计时序逻辑电路方法
熟悉用Quartus文本输入法进行电路设计
试验所用仪器元件及用途
计算机:装有Quartus软件,为VHDL语言提供操作场所。
直流稳压电源:经过USB接口实现,为试验开发板提供稳定电源。
数字系统和逻辑设计试验开发板:使试验结果下载到开发板上,实现整个试验最终止果。
试验内容
用VHDL语言设计实现一个8421码十进制计数器。
试验内容及要求:在Quartus平台上设计程序和仿真题目要求,并下载到试验板上验证试验结果。
试验结果:VHDL代码和仿真结果。
用VHDL语言设计实现一个分频系数为8,分频输出信号占空比为50%分频器。
试验内容及要求:在Quartus平台上设计程序和仿真题目要求。
试验结果:VHDL代码和仿真结果。
用VHDL语言设计实现一个控制8个发光二极管亮灭电路。
试验内容及要求:在Quartus平台上设计程序和仿真题目要求,并下载到试验板上验证试验结果。
单点移动模式:一个点在8个发光二极管上往返亮
幕布式:从中间两个点,同时向两边依次点亮直至全亮,然后再向中间点灭,依次往复
经过拨码开关或按键控制两种模式转换
试验结果:VHDL代码和仿真结果。
试验设计思绪及过程
1.8421码十进制计数器状态转移表
a
b
c
d
A
B
C
D
0
0
0
0
0
0
0
1
0
0
0
1
0
0
1
0
0
0
1
0
0
0
1
1
0
0
1
1
0
1
0
0
0
1
0
0
0
1
0
1
0
1
0
1
0
1
1
0
0
1
1
0
0
1
1
1
0
1
1
1
1
0
0
0
1
0
0
0
1
0
0
1
1
0
0
1
0
0
0
0
左图为8421码十进制计数器状态转移表,abcd为初状态,ABCD为下一状态,每当有“1”出现时,对应管脚就亮灯,从而从0000到1001灯依次出现。
VHDL代码以下:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY count12 IS
PORT(
clk,clear:IN STD_LOGIC;
q :OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
END count12;
ARCHITECTURE a OF count12 IS
SIGNAL q_temp:ATD_LOGIC_VECTOR(3 DOWNTO 0);
BEGIN
PROCESS(clk)
BEGIN
IF(clkevent and clk=1) THEN
IF clear=0 THEN
q_temp=0000;
ELSIF q_temp=1011THEN
q_temp=0000;
ELSE
q_temp=q_temp+1;
END IF;
END IF;
END PROCESS;
q=q_temp;
END a;
2.分频系数为8,输出占空比为50%分频器设计
a
b
c
A
B
C
F
0
0
0
0
0
1
0
0
0
1
0
1
0
0
0
1
0
0
1
1
0
0
1
1
1
0
0
0
1
0
0
1
0
1
1
1
0
1
1
1
0
1
1
1
0
1
1
1
1
1
1
1
0
0
0
1
左图为八分频器(占空比50%) 状态转移图,其中abc为原状态,ABC为下一状态。当输出F为“1”
VHDL代码为:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY div_8 IS
PORT(
clk:IN STD_LOGIC;
clear:IN STD_LOGIC;
clk_out:OUT STD_LOGIC);
END div_8;
ARCHITECTURE a OF div_8 IS
SIGNAL tmp:INTEGER
BEGIN
p1:PROCESS(clear,clk)
BEGIN
IF clear=0THEN
tmp=0;
ELSIF clkevent AND clk=1 THEN
IF tmp=7 THEN
tmp=0;
您可能关注的文档
最近下载
- “我和红领巾的故事”分享汇 课件.ppt VIP
- 2024—2025学年安徽省合肥市第四十五中学八年级上学期期中语文试卷.doc VIP
- 农村土地永久转让协议书(简单版).pdf VIP
- egi-128通道电极数字和电极名称对应关系.docx VIP
- 大学生职业生涯规划.pdf VIP
- there-be-句型讲解与练习.ppt VIP
- 清洁生产教材.ppt VIP
- 【一诊】绵阳市高三2022级(2025届)第一次诊断性考试政治试卷(含标准答案).docx
- 【一种新型软体仿生机器人的结构设计8200字】.docx VIP
- 《民航安全检查(安检技能实操)》课件——第五章 服务、礼仪基本知识.pptx VIP
原创力文档


文档评论(0)