第4章zynq宏-7000可编程逻辑资源.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
; 可编程逻辑资源;;;;;;;;;;;;混合模式时钟管理器和相位锁相环混合模式时钟管理器(Mixed-mode clock manager,MMCM)和相位锁相环(Phase Lock Loop,PLL)共享很多特性。;;;;;全局时钟线 在Zynq-7000 EPP器件中,32个全局时钟线提供了最高的扇出。它能到达每个触发器的时钟、时钟使能和置位/复位,以及数量众多的逻辑输入。 在任何时钟域内,有12个全局时钟线,可以通过水平时钟缓冲区(BUFH)驱动。可以单独使能/禁止每个BUFH,这样允许关闭时钟域内的时钟。因此,为时钟域的功耗提供了更好的颗粒度控制。;;;;;;;;;;;;DSP应用使用大量的二进制乘法器和累加器,可以在专 用的DSP切片内最好地实现。 所有Zynq-7000器件都有很多专用的、全定制的、低功耗的DSP切片,将小尺寸和高速结合在一起,同时保持了系统设计的灵活性。 每个DSP切片由一个专用的25×16比特的二进制补码乘法器和一个48比特的累加器组成。它们的最高工作频率为741MHz。可以动态地旁路掉乘法器。;;;;;;;;;;; ;; ;发送器 发送器是基本的并行到串行的转换器,其转换率为16,20,32,40,64或者80。这允许设计者在高性能设计中,为时序余量权衡数据通道的宽度。 这些发送器的输出,通过用单通道的差分输出信号驱动PC板。 ;; 接收器 接收器是一个基本的串行到并行的转换器,将到来的比特串行差分信号改成并行的字流,每个字为16、20、32、40、64或者80个比特位。 这允许设计者在内部数据通道宽度和逻辑时序余量进行权衡。; ;可编程逻辑资源功能 --低功耗串行收发器;所有的Zynq-7000 EPP器件带有收发器,包含一个集成的用于PCI-E技术的模块。 PCI-E模块可以配置成端点或者根端口,其兼容PCI-E基本规范2.1版本。 根端口能用于建立根联合体的基础,以允许在两个Zynq-7000 EPP器件和其它器件之间,通过PCI-E协议进行定制的通信,以及添加到ASSP的端点设备。比如:以太网控制器或者到Zynq-7000器件的光纤通道HBA。;它可以在2.5Gb/s和5.0Gb/s数据率下,提供1,2,4或者8个通道。 对于高性能应用,模块的高级缓冲技术提供了灵活的最大有效载荷。其最大的有效载荷的大小为1024字节。 与集成高??收发器连接的集成模块接口用于串行连接;与BRAM的模块接口连接用于数据缓冲。这些元素,用于实现PCI-E协议的物理层、数据链路层和交易层。 ;;;;;;;;;;;

文档评论(0)

157****2610 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档