2021年计算机组成原理本科期末参考试卷.doc

2021年计算机组成原理本科期末参考试卷.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本科生期末试卷(一) 一、选择题(每小题2分,共30分) ? 1? 从器件角度看,计算机经历了五代改变。但从系统结构看,至今绝大多数计算机仍属于(?b )计算机。 ??? A? 并行??? B? 冯·诺依曼??? C? 智能??? D? 串行 ? 2? 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为(?A )。 ??? A? -(231-1)??? B? -(230-1)??? C? -(231+1)??? D? -(230+1) ? 3? 以下相关运算器描述,(?c )是正确。 A? 只做加法运算 ??? B? 只做算术运算 C? 算术运算和逻辑运算 ??? D? 只做逻辑运算 ? 4? EEPROM是指(d? )。 ??? A? 读写存放器??? B? 只读存放器 ??? C? 闪速存放器??? D? 电擦除可编程只读存放器 ? 5? 常见虚拟存放系统由(?b )两级存放器组成,其中辅存是大容量磁表面存放器。 ??? A? cache-主存??? B? 主存-辅存??? C? cache-辅存??? D? 通用寄存器-cache ? 6? RISC访内指令中,操作数物理位置通常安排在(?c )。 A? 栈顶和次栈顶 ??? B? 两个主存单元 C? 一个主存单元和一个通用寄存器 ??? D? 两个通用寄存器 ? 7? 目前CPU由(?b )组成。 A? 控制器 ??? B? 控制器、运算器、cache C? 运算器、主存 ??? D? 控制器、ALU、主存 ? 8? 流水CPU是由一系列叫做“段”处理部件组成。和含有m个并行部件CPU相比,一个m段流水CPU吞吐能力是(?a )。 A? 含有相同水平 ??? B? 不含有相同水平 C? 小于前者 ??? D? 大于前者 ? 9? 在集中式总线仲裁中,(?a )方法响应时间最快。 ??? A? 独立请求??? B? 计数器定时查询??? C? 菊花链 ? 10? CPU中跟踪指令后继地址寄存器是(?a )。 ??? A? 地址寄存器??? B? 指令计数器 ??? C? 程序计数器??? D? 指令寄存器 ? 11? 从信息流传输速度来看,(?a )系统工作效率最低。 ??? A? 单总线??? B? 双总线 ??? C? 三总线??? D? 多总线 ? 12? 单级中止系统中,CPU一旦响应中止,立即关闭(?c )标志,以预防此次中止服务结束前同级其它中止源产生另一次中止进行干扰。 ??? A? 中止许可??? B? 中止请求 ??? C? 中止屏蔽??? D? DMA请求 ? 13? 安腾处理机经典指令格式为(?d )位。 ??? A? 32位??? B? 64位??? C? 41位??? D? 48位 ? 14? 下面操作中应该由特权指令完成是(?b )。 A? 设置定时器初值 ??? B? 从用户模式切换到管理员模式 C? 开定时器中止 ??? D? 关中止 ? 15? 下列各项中,不属于安腾体系结构基础特征是(c? )。 A? 超长指令字 ??? B? 显式并行指令计算 C? 推断实施 ??? D? 超线程 二、简答题(每小题8分,共16分) ? 1? 假设主存容量16M×32位,Cache容量64K×32位,主存和Cache之间以每块4×32位大小传送数据,请确定直接映射方法相关参数,并画出内存地址格式。 ? 2? 指令和数据全部用二进制代码存放在内存中,从时空观角度回复CPU怎样区分读出代码是指令还是数据。 三、计算题(14分) ??? 设x=-18,y=+26,数据用补码表示,用带求补器阵列乘法器求出乘积 x×y,并用十进制数乘法进行验证。 四、证实题(12分) ??? 用定量分析方法证实多模块交叉存放器带宽大于次序存放器带宽。 五、分析题(12分) 图1所表示系统中,A、B、C、D四个设备组成单级中止结构,它要求CPU在实施完目前指令时转向对中止请求进行服务。现假设:   ①? TDC为查询链中每个设备延迟时间;   ②? TA、TB、TC、TD分别为设备A、B、C、D服务程序所需实施时间;   ③? TS、TR分别为保留现场和恢复现场所需时间;   ④? 主存工作周期为TM;   ⑤? 中止同意机构在确定一个新中止之前,先要让立即被中止程序一条指令实施完成。   试问:在确保请求服务四个设备全部不会丢失信息条件下,中止饱和最小时间是多少?中止极限频率是多少? 六、设计题(16分) 某计算机有图2所表示功效部件,其中M为主存,指令和数据均存放在其中,MDR为主存数据寄存器,MAR为主存地址寄存器,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器(含有自动加1功效),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、

文档评论(0)

159****9606 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档