2020第10章串行接口8251.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
10.3 串行通信的标准接口 RS-232-C 标准对下述两个方面作了规定: 机械特性: 标准规定了使用一个 25 针标准连接器(插头座), 并对连接器的尺寸、 每个针的排列位置做了明确规 定。 电气特性: 逻辑“ 1” 信号,电平在 – 3V ~ -15V 之间; 逻辑“ 0” 信号,电平在 +3V ~ +15V 之间 ; 黄玉清制作 2006.9 10.3 串行通信的标准接口 图是TTL标准和RS 232 标准之间的电平转换电路。 TTL ? RS232 RS232 ? TTL 黄玉清制作 2006.9 10.3 串行通信的标准接口 黄玉清制作 2006.9 10.3 串行通信的标准接口 计算机终端之间的 RS-232C 对接 DTR 20 DSR 计算机 或终端 6 CTS 5 RTS 4 R X D 3 T X D 2 7 1 信号地 保护地 20 6 5 4 3 2 7 1 计算机 或终端 最简单方式 计算机 或终端 3 T X D 2 7 R X D 信号地 3 计算机 2 或终端 7 黄玉清制作 2006.9 10.4 可编程串行通信接口 8251A 10.4 可编程串行通信接口 8251A 8251A 通过编程,可以工作在同步方式, 也可以工作在异步方式。同步方式下,波特率 为0~ 64 K,异步方式下,波特率为0~ 19.2K 。 8251A 的内部结构 1 、发送器: 2 、接收器 3 、数据总线缓冲器 4 、读 / 写控制逻辑电路 5 、外设(调解 / 解调)控制电路 黄玉清制作 2006.9 接受器接收 R X D 脚上的串行数据,并通过移位寄存 器将其转换成并行数据,存放在数据缓冲器中。发 R X RDY 信号 , CPU 接收数据 。 数据设备准备好信号 , 调制解调器送往 8251A 数据终端准备好信号 , 8251A 送往外设 , 表示 CPU 已准备好接收数据 清除发送信号 , 8251A 送往调 制解调器 请求发送信号 当发送器准备好 , 发送电路向 CPU 发 T X RDY 有效信号 , CPU 就向 8251A 并行输出数据。发送缓冲器把来自 8251A 的编程结构 CPU 的并行数据转换成串行数据从 TxD 引脚发出去。 黄玉清制作 2006.9 10.4 可编程串行通信接口 8251A 控制寄存器 用来容纳 CPU 送给此接口的各种控 制信息,而控制信息决定接口的工作方式。 状态寄存器 每一个状态位可以用来指示传输过 程中的某一种错误或者当前传输状态。 数据输入寄存器 总是和串行输入 / 并行输入移位 寄存器配对使用的。 数据输出寄存器 和并行输入 / 串行输出移位寄存 器配对使用。 黄玉清制作 2006.9 10.4.1 8251A 的内部结构 10.4.1 8251A 的内部结构 1 、接收器 : 接收缓冲器、接收移位寄存器、 接收控制逻辑: RXC : 接收时钟 RXRDY : 接收器准备好信号。 在允许接受时,由控制命 令使 R X E 置 1 , 8251A 从外设接 收到一个字符, R X RDY 有效,通知 CPU 接收数据。 查询方式时,作为状态信号,可检测状态寄存器的 D 0 。 中断方式时,此信号作为中断申请信号。 SYNDET :同步检测信号。 黄玉清制作 2006.9 10.4.1 8251A 的内部结构 2 、发送器: 发送缓冲器、发送移位寄存器、发送控制电路 T X C : 发送时钟 T X RDY :发送准备好信号由发送电路向 CPU 发 T X RDY 有 效信号 ,CPU 就向 8251A 并行输出数据 ,T X RDY 自动复位。查询方式时,作为状态信号,可检 测状态寄存器的 D 0 。中断方式时,此信号作为 中断申请信号。 T X E : 发送器空信号,状态线。

文档评论(0)

wangsux + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档