L13_数字电路的时序与低功耗设计_234706051.pdf

L13_数字电路的时序与低功耗设计_234706051.pdf

  1. 1、本文档共73页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字大规模集成电路 —— 第13节 时序与低功耗设计 Timing and Low-Power Design (第10&11 章) 麦宋平 清华大学深圳研究生院 Mai.songping@sz.tsinghua.edu.cn 2012年秋季学期 提纲  同步时序同步时序的分类类  时钟问题  时钟的非理时钟的非理想现象现象 (时钟偏时钟偏差和时钟抖动和时钟抖动)  时钟偏差和抖动的来源  时钟分布技术  采用DLL分布时钟  低功耗设计  降低电源电压  降低翻转电容  升高阈值电压  功耗管理 2 同步(syynchronous) 信号与本地时钟具有完全相同的频率,且与本地时 钟保持钟保持一个已知的个已知的 固定的相位差固定的相位差 由于信号的确定期(数据有效时期)与时钟同步,因此可 以直接采样以直接采样;; 信号不确定期的长度决定了系统能工作的最高频率。 CLKCLK In CombinationalCombinational RR1 RR2 Cin Logic Cout Out 组合逻辑 3 中等同步(mesochronous ) 信号与本地时钟具有完全相同的频率,但具有未 知的相位差知的相位差 数据在两个不同的时钟域之间传送,需要采用中等同步 器使之与接收模块的时钟同步器使之与接收模块的时钟同步 4 近似同步(plesiochronous) 信号与本地时钟具有名义上相同的频率 ,但真正 的频率却稍有不同的频率却稍有不同 当长距离通信(两个相互作用的模块具有各自独立的 晶振晶振))时时,,两个时钟间的相位差将随时间漂移两个时钟间的相位差将随时间漂移。。 需要采用缓冲技术以保证能接收到所有的数据。 5 异步(asyynchronous) 信号不服从本地时钟,可以在任何时候随意变化 有两种解决方法: 通过检测信号的随意变化并将等待时间(Latency)引入到与本 地时钟同步的数据流中,以“同步”异步信号 完全完全取消本地时钟消本地时钟,采采用自定时的异步电路自定时的异步电路,通过握通过握手协议实协议实现 模块间正确的操作次序 6 提纲  同步时序同步时序的分类类  时钟问题  时钟的非理时钟的非理想现象现象 (时钟偏时钟偏差和时钟抖动和时钟抖动)  时钟偏差和抖动的来源

文档评论(0)

anma + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档