可置数的10位计数器的设计说明.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
.. .. .. 第二章 EDA 实验内容 实验一 可置数的 10 位计数器的设计 一 、实验目的 : 熟悉 Lattice 公司的 ISPexpert 软件 ,掌握采用 EDA 技术进行设计的过 程 ,学会使用用 VHDL 语言进行电路设计 。 二 、实验内容 : 1、编写可置数的 10 位计数器的 VHDL 程序 。 2、进行逻辑编译 、综合和优化 。 3、进行软件仿真 。 三 、实验步骤 : 1、建立新目录 :如 e:\ispexpert 。 2、启动 ispDesign Expert : 选 择 “开 始 → 程 序 →LatticeSemiconductor →ispDesign Expert ”。 进 入 ispEXPERT System Project Navigator (项目浏览器 )主窗口 。 3、创建一个新的设计项目 : 在 ispEXPERT System Project Navigator 主 窗口中 , 选择 File→New Project ,建立一个新 的 工 程文件 。此时会弹出 如 下 对话框 。 注 意 :在该对话框中的 .专业资料 . .. .. .. Project Type 栏中 ,必须根据设计类型选择相应的工程文件的类型 。将该工程 文件保存在 E:\ispexpert 路径下 ,取名 ls160.syn 。 4 、项目命名 : 用 鼠 标 双 击 Untitled , 出 现 对 话 框 , 在 Title 文 本 框 中 输 入 “ls160 Project ”, 按 OK 。 .专业资料 . .. .. .. 5 、选择器件 :双击 ispLSI15256VE-165LF256 ,出现 Device Selector 对话 框 ,选择 ispLSI 1k Device →ispLSI 1032E→ispls1032E-70LJ84 ,按 OK 按钮 。 6、在设计中增加可置数的 10 位计数器 VHDL 源文件 : (1)从菜单上选择 Source“ →new ” (2 )在 New Source 主窗口中 ,选择 VHDL Module 类型 。按 OK 后 ,产生 New VHDL Sourse 对话框 ,在对话框的各栏中 ,分别添入如图所示的信息 。 按 OK 钮后 ,进入文本编辑 Text Editor 编辑 VHDL 文件 。 .专业资料 . .. ..

文档评论(0)

Wang216654 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档