数字逻辑要点总结.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字逻辑要点总结 数制与代码 十进制,二进制,十六进制的相互转换; 符号数的表达与运算; 8421BCD码,余3码,n中取1码,Gray码的表达; 组合逻辑分析 基本逻辑运算:与,或,非 组合表达方式及相互转换:真值表,卡诺图,逻辑式,逻辑图 标准逻辑式:最小项和(标准积之和) ,最大项积(标准和之积) 利用卡诺图化简:最小积之和,最小和之积,无关项,冒险判断 分析方法:函数逐级分析法,常数穷举法, 组合逻辑设计 标准小规模设计: 5 输入以内,利用卡诺图化简设计; 数据判断,译码器,全加器, 输入分组设计: 利用门开关作用进行设计; MUX ,编码器,各类控制端的设计, 迭代设计: 利用单元电路迭代形成多位运算电路; 加法器,比较器,奇偶校验电路, MSI 设计: 利用集成器件进行设计; 74138, 74151 , 时序逻辑分析 锁存器与触发器特点,特性方程: JK, D, SR, T; Mealy 电路与 Moore 电路的特点:状态图表达; 输出方程与激励方程; 转移 /输出表; 状态图,时序图; 时序逻辑设计 标准设计方法: 状态分析:建立状态图或时序图; 进行状态赋值; 建立转移 /输出表; 转移表的化简:未用态的处理:最小风险与最小成本; 触发器的选择: JK , D ; 得出简化的激励方程和输出方程; 画出逻辑电路图; 典型设计: Mealy 状态机设计; Moore 状态机设计; 一般模 N 计数器设计;移位寄存器计数器设计; 顺序脉冲发生器,序列信号检测,序列信号发生; 直接电路设计: 行波计数器,移位寄存器, 环形计数器, Johnson 计数器; MSI 设计: 利用集成器件进行设计; 计数器设计: 74163,扩展,改制; 顺序脉冲发生器,序列信号发生; 利用移位寄存器设计: 74171, 74194 ; 顺序脉冲发生器,序列信号检测,序列信号发生; 器件结构 CMOS 基本结构: 反相器,与非门,或非门 输入 / 输出特性,延迟时间; 扇入 /扇出的影响; 开路门,三态门的特点及应用方式; CMOS 主要优点:功耗小,集成度高; ROM 的基本结构: 输入与字线:地址译码(与阵列) ; 存储阵列(或阵列) :字线与位线的交叉:信息存储方式; 采用 ROM 进行组合逻辑设计的方法; RAM 的基本结构与特点: SRAM , DRAM ; PLD 基本概念: EPROM 与阵列固定(地址译码) ,或阵列编程; PLA 与阵列和或阵列都可以编程; PAL, GAL 与阵列编程(基于乘积项) ,或阵列固定; CPLD :基于乘积项,由多个 GAL 阵列及可编程连线和 I/O 端口构成; FPGA :基于查找表;由大量 LC 及可编程连线和 I/O 端口构成;

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档