科生计算机组成原理题库期末试卷及答案.docx

科生计算机组成原理题库期末试卷及答案.docx

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
精品文档 精品文档 PAGE PAGE5 精品文档 PAGE 本科生期末试卷 三 一.选择题(每小题 1分,共10分) 1.冯·诺依曼机工作的基本方式的特点是 ______。 多指令流单数据流 按地址访问并顺序执行指令 堆栈操作 存贮器按内容选择地址 2.在机器数______中,零的表示形式是唯一的。 A 原码 B 补码 C 移码 D 反码 3.在定点二进制运算器中,减法运算一般通过 ______来实现。 原码运算的二进制减法器 补码运算的二进制减法器 原码运算的十进制加法器 补码运算的二进制加法器 4.  某计算机字长 32位,其存储容量为  4MB,若按半字编址,它的寻址范围是  ______。 A 4MB  B 2MB  C 2M  D 1M 5.主存贮器和 CPU之间增加 cache的目的是______。 解决CPU和主存之间的速度匹配问题 扩大主存贮器容量 扩大CPU中通用寄存器的数量 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 6.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需 采用______。 A 堆栈寻址方式  B 立即寻址方式  C 隐含寻址方式  D 间接寻址方式 7.同步控制是______。 只适用于CPU控制的方式 只适用于外围设备控制的方式 由统一时序信号控制的方式 所有指令执行时间都相同的方式 8.描述 PCI总线中基本概念不正确的句子是 ______。 A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备 9.  D.系统中只允许有一条 PCI总线 CRT的分辨率为 1024×1024像素,像素的颜色数为  256,则刷新存储器的容量为  ______。 A 512KB  B 1MB  C 256KB  D 2MB 10.为了便于实现多级中断,保存现场信息最有效的办法是采用 A 通用寄存器 B 堆栈 C 存储器 D 外存  ______。 二.填空题(每小题 3分,共15分) 1.数的真值变成机器码可采用 A.______表示法,B.______表示法,C.______表示法,移 码表示法。 2.形成指令地址的方式,称为 A.______方式,有 B.______寻址和C.______寻址。 3. CPU从A.______取出一条指令并执行这条指令的时间和称为 B.______。由于各种指 令的操作功能不同,各种指令的指令周期是 C.______。 4. 微型机的标准总线从 16位的A.______总线,发展到 32位的B.______总线和C. ______总线,又进一步发展到 64位的PCI总线。 5.VESA标准是一个可扩展的标准,它除兼容传统的 ______像素光栅,每像素点 C.______颜色深度。  A.______等显示方式外,还支持  B. .(9分)已知x=-0.01111,y=+0.11001, 求[x]补 ,[-x]补,[y]补 ,[-y]补,x+y=?,x–y=? 四.(9分)假设机器字长 16位,主存容量为 128K字节,指令字长度为16位或32位,共 有128条指令,设计计算机指令格式,要求有直接、立即数、相对、基值、间接、变址六种寻址方式。 五.(9分)某机字长32位,常规设计的存储空间≤ 32M ,若将存储空间扩至 256M,请提 出一种可能方案。 . 七. 八. 九. 十. 十一. 十二. 十三. 十四. 十五. 十六. 十七. 十八. 十九. 二十. 二十一. (10分)图B3.1所示的处理机逻辑框图中, 有两条独立的总线和两个独立的存 贮器。已知指令存贮器IM最大容量为16384字(字长18位),数据存贮器DM最大容量是65536字(字长16位)。各寄存器均有“打入”(Rin)和“送出”(Rout)控制命令,但图中未标出。 图B3.1 17 109 0 OP X 加法指令可写为“ ADDX(R1)”。其功能是(AC0)+((Ri)+ X)→AC1,其中 ((Ri)+X)部分通过寻址方式指向数据存贮器,现取 Ri为R1。试画出ADD指令从 取指令开始到执行结束的操作序列图,写明基本操作步骤和相应的微操作控制信号。 本科生期末试卷三答案 一.选择题 1 B 2 B,C 3D 4C 5A 6 C 7 C 8C,D 9B 10B 二.填空题 1.A.原 B. C.反 A.指令址B.序C.跳 3. A.存器 B.指令周期 C.不相同的 4. A.ISA B.EISAC.VISA 5. A.VGA B.1280×1024 C.24位 三.解:[x]原 =1.01111 [x]补=1.10001 所以:[-x]补=0.01111 [y

文档评论(0)

135****4203 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档