VOIP语音网关的硬件实现关键技术分析 .docx

VOIP语音网关的硬件实现关键技术分析 .docx

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
工程建筑学相关资料ENGINEERING ARCHITECTURE RELATED INFORMATION 工程建筑学相关资料 ENGINEERING ARCHITECTURE RELATED INFORMATION PAGE PAGE 1 VOIP语音网关的硬件实现关键技术分析   摘要:VOIP语音网关在传统的电话交换网络和IP网之间架起了一座桥梁,大大加快了VOIP的普及和发展脚步,有很好的商业价值。对于VOIP语音网关的功能进行了详细的介绍,然后对语音网关各个组成器件的型号,功能特性,使用方法,硬件结构,接口方式等进行分析。   关键词:VOIP;终端设备;语音网关      1 VOIP语音网关概述      1.1 VOIP语音网关的功能简介   通信网中有两种格局一种是复杂的网络配以简单的终端;一种是简单的网络配以复杂的终端。在传统的电话交换网中我们一直采取了前一种方式,即用功能完备的交换机提供了复杂的功能实现从而使终端一电话达到了简易。在IP网中,我们会发现,使用了后一种策略,即统一简单的IP网络配以各个功能复杂、处理能力强的终端。基于嵌入式系统的语音网关,集成了电话和计算机技术为一体,实现了语音的数模转换;语音的压缩/解压缩,以及IP语音包的打包和拆分,并提供了PSTN的相关信令等功能。      1.2 VOIP语音网关的功能设计   这里开发的语音网关提供了4个模拟语音接口,可以连接电话机或传真。该语音网关还提供一个以太网(Ether-net)接口以接人IP网络,以提供实时的高质量的基于IP网络传输的语音服务。使用本网关,用户可以利用现有的普通电话机以极低的费用拨打本地,国内和国际电话;企业级用户也可利用本网关实现在Internet上的免费通话。该语音网关使用多种语音压缩技术,使得在保证语音传输质量的同时,只需占用用户较少的带宽。      1.3 VOIP语音网关的结构设计   在硬件功能模块的具体设计中,为了使设计合理,确保测量的精度,以获得最佳的设计效果,应该注意以下几个设计原则;(1)用最新或是功能更完善的芯片,功能强的芯片使系统的精度和可靠性得到了保证。(2)电路设计上应该留有余地,以考虑将来扩展和修改的需要,因为软件的升级比硬件要方便得多,而且往往只要修改或添加软件中数据。处理的模式或算法,就可以大幅度地提高系统的功能。(3)以软件代硬件。(4)选用HCMOS工艺的芯片,目的是降低功耗。(5)仔细讲究布局布线。      2 VOIP语音网关的硬件实现技术分析      2.1 ARM处理器$3C4510B   ARM具有领先的技术和优越的产品性能。由于ARM技术方案架构具备低功耗、高效能、低成本以及小体积等特性,使得ARM得到了众多用户。ARM的16/32位嵌入式处理器技术是世界上应用最为普遍的微处理器结构。芯片S3C4510B各功能模块除了ARMTTDMI核以外。S3C4510B比较重要的片内外围功能模块包括:2个带缓冲描述符的HDLC通道(2-channal HDLCs with DMA);2个DART通道;2个GDMA通道;2个32位定时器(32BIT TIMER);18个可以编程的I/O口;一个IIC接口。其中几个重要模块包括:(1)Ethernet控制器,Ethernet控制器集成在S3C4510B上,使该芯片方便了在以太网的应用。(2)HDLCHigh-Level Data Link Control)高层数据链路协议。(3)DART。2个可工作于DMA方式或中断方式的DART模块,支持5,6,7,8位的串行数据发送和接收。(4)PLL电路。外部时钟可由片内PLL倍频以提高系统时钟,输入频率范围;10MHz-40MHz,输出频率可以是输入时钟的5倍。外围晶振时钟就在此接入后倍频的。(5)CPU内核概述及特殊功能寄存器(Special Registers)。      2.2 系统时钟电路   S3C4510B的系统时钟由有源晶振10MHZ提供,经S3CA510B内部分频得到50MHZ的时钟作为本开发板CPU的内部时钟。片内的PLL电路兼有频率放大和信号提纯的功能,因此。系统可以以较低的外部时钟信号获得较高的工作频率,以降低因高速开关时钟所造成的高频噪声。   有源晶振的1脚接SV电源。2脚悬空,3脚接地,4脚为晶振的输出。可通过一个小电阻(此处为22欧姆)接S3C4510B的XCLK引脚。      2.3 10Mbps/100Mbps以太网接口电路   该部分的接口电路是语音网关与IP网的接口通道,是语音网关呼叫信令的收发,语音的传送接收的“关口”。此外,在网关的开发调试阶段,也用于在交叉编译环境中将用户程序从网

文档评论(0)

mincla + 关注
官方认证
内容提供者

该用户很懒,什么也没介绍

认证主体孝感韵康商贸有限公司
IP属地湖北
统一社会信用代码/组织机构代码
914209000947505143

1亿VIP精品文档

相关文档