自-eda课程设计报告_电子密码锁 .docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计要求 本设计名称为电子密码锁,用四个模块,分别为输入模块、控制模块、扫描器模块、显示模块,来控制密码的输入、验证与显示。当change为高电平,rt为低电平时,输入“952”验证,当再次输入“952”时锁打开,设计正确。 设计所要实现的功能为: 1 数码输入:手动用3个拨码开关与3个按键设计三位密码的输入,并在显示器显示出该数值。 2 数码验证:开锁时输入密码后,拨动 RT键使其为高电平,而CHANGE为低电平检测,密码正确时开锁,输出LOCKOPEN灯灭,LOCKCLOSE灯亮,表示开锁成功。 3 错误显示:当密码输入错误时,LOCKOPEN灯亮,LOCKCLOSE灯灭,表示开锁失败。 4 更改密码:当改变密码时,按下CHANGE键使其为高电平,而RT为低电平时,可改变密码。 5 密码清除:按下REST可清除前面的输入值,清除为“888”。 第3章 总体框图 1)设计方案: 电子密码锁,主要由三部分组成:密码输入电路、密码锁控制电路和密码锁显示电路。 作为电子密码锁的输入电路,可选用的方案有拨码与按键来控制输入和触摸式键盘输入等多种。拨码与按键和触摸式4*4键盘相比简单方便而且成本低,构成的电路简单,本设计中采用拨码与按键来作为该设计的输入设备。 数字电子密码锁的显示信息电路可采用LED数码显示管和液晶屏显示两种。液晶显示具有高速显示、可靠性高、易于扩展和升级的特点,但是普通的液晶存在亮度低、对复杂环境适应能力差的特点,但是在本设计中任然使用LED数码管。 根据以上选定的输入设备与与显示器件,并考虑到现实各项密码锁功能的具体要求,与系统的设计要求,系统设计采用自顶向下的设计方案。整个密码锁系统的总体总体框图如图1.1所示。 输入模块寄存器与清零信号发生电路数值比较器拨码与按键单脉冲控制输入译码LED灯扫描电路三选一选择器开/关锁电路 输入模块 寄存器与清零信号发生电路 数值比较器 拨码与按键 单脉冲控制 输入译码 LED灯 扫描电路 三选一选择器 开/关锁电路 控制模块 控制模块 显示模块BCD七段译码显示电路 显示模块 BCD七段译码显示电路 图3.1电子密码锁系统总体框图 第4章 功能模块 4.1 输入模块 1)功能介绍 输入时有三个拨码键控制输入,每个拨码各控制一位密码,对于其中一个拨码键每拨一次码按一次按键,表示输入一位,当输入四位时输出一位数,用“888”作为初始密码。 上图为单脉冲控制输入,当M给一上升沿信号将在PUL输出一位与之对应的高或低电平。 四位串行输入并行输出寄存器如下 上图为4为串行输入并行输出寄存器,它由4个D触发组成,当reset为高电平时,每给一脉冲输入数据将向右移一位二值代码,它能同时复位 3)程序的输入 在文本区内输入程序,程序如下:  单脉冲信号控制 puls.vhd LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY puls IS   PORT (PUL,M:IN STD_LOGIC;   Q:OUT STD_LOGIC);    END puls; ARCHITECTURE BEHAVE OF puls IS SIGNAL TEMP:STD_LOGIC; BEGIN  PROCESS(M) BEGIN   IF MEVENT AND M=1 THEN IF PUL=1' THEN TEMP=1; ELSE TEMP=0; END IF; END IF;END PROCESS; Q=TEMP;  END BEHAVE; 4位串行输入并行输出寄存器 shifter.vhd LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY shifter IS ?PORT ?(din:IN STD_LOGIC; ?reset,CLK: IN STD_LOGIC; ?qout: buffer STD_LOGIC_VECTOR(0 TO 3) ?); END shifter; ARCHITECTURE act OF shifter IS BEGIN PROCESS(CLK) VARIABLE q:STD_LOGIC_VECTOR(0 TO 3);   BEGIN IF reset=0' THEN q:=(others=>'0); ELSE if clkevent and clk='1 then q(3):=q(2); q(2):=q(1); q(1):=q(0); q(0):=din; ?END IF; END IF; qout=q; END PROCESS;? END architecture act; 4.2 控制模块     1)功能介

您可能关注的文档

文档评论(0)

180****7220 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档