时序逻辑电路分析和设计.ppt

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
时序逻辑电路分析与设计 (IV);内容提要;时序逻辑电路设计的一般方法;例1 设计一个有进位输出端的十三进制计数器;3. S0~S12分别用0000~1100的 四位二进制码表示。得到次态表。;3. S0~S12分别用0000~1100的 四位二进制码表示。得到次态/输出卡诺图。;3. S0~S12分别用0000~1100的 四位二进制码表示。得到次态/输出卡诺图。;Q3n+1卡诺图;Q2n+1卡诺图;Q1n+1卡诺图;Q0n+1卡诺图;输出C的卡诺图;4. (a)得到次态方程和输出方程;JK触发器的特征方程;4. (b)得到驱动方程;5. 画出电路连接图;电路的自启动检查;例2 设计一个串行数据检测器;例2设计一个串行数据检测器;3.利用卡诺图进行化简。;3.利用卡诺图进行化简。;4. 得到电路的次态方程和输出方程。;5.画出电路图和状态转移图;4.对卡诺图进行化简,得到电路的次态方程和输出方程。;5.画出电路图和状态转移图;同步时序电路设计方法 —简单的回顾;时序逻辑电路的自启动设计;时序逻辑电路的自启动设计;时序逻辑电路的自启动设计;时序逻辑电路的自启动设计;时序逻辑电路的自启动设计;作业

文档评论(0)

浪漫唯美-文档菜鸟 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档