晶圆封装测试工序和半导体制造工艺流程.docxVIP

晶圆封装测试工序和半导体制造工艺流程.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
A. 晶圆封装测试工序 IC 检测 缺陷检查 Defect Inspection DR-SEM(Defect Review Scanning Electron Microscopy) 用来检测出晶圆上是否有瑕疵,主要是微尘粒子、刮痕、残留物等问题。此外, 对已印有电路图案的图案晶圆成品而言,则需要进行深次微米范围之瑕疵检测。 一般来说,图案晶圆检测系统系以白光或雷射光来照射晶圆表面。再由一或多组 侦测器接收自晶圆表面绕射出来的光线,并将该影像交由高功能软件进行底层图 案消除,以辨识并发现瑕疵。 CD-SEM(Critical Dimensioin Measurement) 对蚀刻后的图案作精确的尺寸检测。 IC 封装 构装( Packaging ) IC 构装依使用材料可分为陶瓷( ceramic )及塑胶( plastic )两种,而目前商业 应用上则以塑胶构装为主。以塑胶构装中打线接合为例,其步骤依序为晶片切割 ( die saw ) 、黏晶( die mount / die bond ) 、焊线( wire bond ) 、封胶( mold ) 、 剪切 / 成形( trim / form ) 、印字( mark) 、电镀( plating )及检验( inspection ) 等。 晶片切割( die saw ) 晶片切割之目的为将前制程加工完成之晶圆上一颗颗之晶粒( die )切割分离。举 例来说:以微米制程技术生产,每片八寸晶圆上可制作近六百颗以上的64 M微量。 例来说:以微米制程技术生产,每片八寸晶圆上可制作近六百颗以上的 欲进行晶片切割,首先必须进行晶圆黏片,而后再送至晶片切割机上进行切割。 切割完后之晶粒井然有序排列于胶带上,而框架的支撑避免了胶带的皱褶与晶粒 之相互碰撞。 黏晶( die mount / die bond ) 黏晶之目的乃将一颗颗之晶粒置于导线架上并以银胶( epoxy )粘着固定。黏晶完 成后之导线架则经由传输设备送至弹匣( magazine )内,以送至下一制程进行焊 线。 焊线( wire bond ) IC 构装制程( Packaging )则是利用塑胶或陶瓷包装晶粒与配线以成集成电路 ( Integrated Circuit ;简称 IC ) ,此制程的目的是为了制造出所生产的电路的保 护层,避免电路受到机械性刮伤或是高温破坏。最后整个集成电路的周围会向外 拉出脚架( Pin ) ,称之为打线,作为与外界电路板连接之用。 封胶( mold ) 封胶之主要目的为防止湿气由外部侵入、以机械方式支持导线、内部产生热量之 去除及提供能够手持之形体。其过程为将导线架置于框架上并预热,再将框架置 于压模机上的构装模上,再以树脂充填并待硬化。 剪切 / 成形( trim / form ) 剪切之目的为将导线架上构装完成之晶粒独立分开,并把不需要的连接用材料及 部份凸出之树脂切除( dejunk ) 。成形之目的则是将外引脚压成各种预先设计好之 形状 ,以便于装置于电路板上使用。剪切与成形主要由一部冲压机配上多套不同 制程之模具,加上进料及出料机构所组成。 (6)印字(mark)及电镀(plating ) 印字乃将字体印于构装完的胶体之上,其目的在于注明商品之规格及制造者等资 讯。 检验( inspection ) 晶片切割之目的为将前制程加工完成之晶圆上一颗颗之检验之目的为确定构装完 成之产品是否合与使用。其中项目包括诸如:外引脚之平整性、共面度、脚距、 印字是否清晰及胶体是否有损伤等的外观检验。 封装 制程处理的最后一道手续,通常还包含了打线的过程。以金线连接芯片与导线架 的线路,再封装绝缘的塑料或陶瓷外壳,并测试集成电路功能是否正常。 测试制程( Initial Test and Final Test ) 芯片测试( wafer sort ) 芯片目检( die visual ) 芯片粘贴测试( die attach ) 压焊强度测试( lead bond strength ) 稳定性烘焙( stabilization bake ) 温度循环测试( temperature cycle ) 离心测试( constant acceleration ) 渗漏测试( leak test ) 高低温电测试 高温老化( burn-in ) 老化后测试( post-burn-in electrical test B. 半导体制造工艺流程 NPNW频小功率晶体管制造的工艺流程为: 外延片——编批——清洗——水汽氧化——一次光刻——检查——清洗——干氧 氧化一一硼注入一一清洗一一UDO淀积一一清洗一一硼再扩散一一二次光刻一一 检查——单结测试——清洗——干氧氧化——磷注入——清洗——铝下 CVD—— 清洗氧

您可能关注的文档

文档评论(0)

xusheng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档