EDA设计数字钟收集.pdfVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘要 利用 MAX+PLUSⅡ软件,设计一个能进行时、分、秒计时的 24 制多功能数字钟,使其具有 定时与闹钟功能,且能在设定的时间发出闹铃音,能非常方便地对时、分、秒进行手动调节以 校准时间,每逢整点,产生报时音效,并在实验板上成功下载,验证后满足要求。 关键词 :EDA ; MAX+PLUS2 ; 数字钟 ; 0 引 言 随着科学技术的发展,现代电子设计技术已进入一个全新的阶段,传统的电子设计方法、 工具和器件在更大的程度上被 EDA所取代。在 EDA技术中,最为瞩目的是以现代电子技术为特征 的逻辑设计仿真测试技术,该技术的出现,使电子系统设计发生了质的变化 , 设计速度快、 体积 小、重量轻、功耗小的集成电路已成为趋势。本文利用 EDA技术 , 选用 ALTERA公司的 CPLD器件 EPF10K10LC84-4和软件 MAX+PLUS2,设计了一个多功能数字钟, 提高了系统的整体性能和可靠性, 并通过编译、仿真、下载,经验证后已满足要求。 1 多功能数字钟设计任务 1.1 数字钟设计要求 (1)、设计一个能显示 1/10 秒、秒、分、时的 12小时数字钟。 (2 )、熟练掌握各种计数器的使用。 (3 )、能用计数器构成十进制、六十进制、十二进制等所需进制的计数器。 (4 )、能用低位的进位输出构成高位的计数脉冲。 1.2 设计思路 此 设 计 可 分 为 主 控 电 路 、 计 数 器 模 块 和 扫 描 显 示 三 大 模 块 。 1.2.1 主控电路模块 主控电路状态用表格显示,如下表所列: 模 选 秒、时、分、 备 计数器脉 输出状态 式 择 冲 注 Reset Reset1 A B Turn LD-h LD-m LD-alert 0 X X X X X 0 0 0 系统复 位 1 X 0 0 X CLK 0 0 0 系统计 时 1 1 X 0 1 0 Change= 0 1 0 分计数器加 1 手动 1 X 0 1 1 Change= 1 0 0 时计数器加 1 校时 1 1 1 0 0 Change= 0 1 1 设置闹 分计数器加 1

文档评论(0)

cy65918457 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档