锁相放大器的设计.pdf

  1. 1、本文档共43页,其中可免费阅读13页,需付费60金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 文档侵权举报电话:18428362892(电话支持时间:9:00-19:00)。
摘 要 锁相放大器是一种能从大量的噪声背景中提取微弱信号的仪器,是一种全新 的适用于科研、教育及工业控制的精密仪器,可广泛应用于物理,化学,生物等 多方面领域,但通常锁相放大器的操作比较复杂,从而使其应用受到了限制。基 于此,本文设计了一种自动扫频DDS 的锁相放大器。该设计以单片机和CPLD 为参考信号产生的 ,信号输入级则是通过模拟电路搭接而成,能够对掩埋在 噪声的微弱信号放大,具有很高的信噪比,信号输出级由模数转换器实时检测。 利用4*4键盘和液晶作为人机交互界面,用单片机ATmega128

您可能关注的文档

文档评论(0)

136****1820

相关文档

相关课程推荐