集成电路设计基础静恢复.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
12.4.2 CVSL反相器(续) 根据传输门理论, Q点与点Q的状态分别为, 它说明了Q点的状态由A控制,通过n2管传输0电平。同时,又由Q信号控制p2管,传输1电平。而Q点的状态不仅由A信号控制n1管,负责传0,而且还靠Q信号控制p1管,负责传输1电平。它们是交叉反馈,交叉控制的。 * 2004/7/5 第30页,共54页,2022年,5月20日,1点37分,星期四 12.4.2 CVSL反相器(续) 显然,只要A=1,n1管导通,Q为0,它加到p2管,使p2管导通,Q必然为1。而Q=1,又回过头来使p1管截止,对Q点无影响。同理,只要只要A=0,则n2管导通,Q显然为0,它加到p1管,使p1管导通,故Q必然为1。而Q=1,又回过头来使p2管截止,对Q点无影响。结果是 * 2004/7/5 第31页,共54页,2022年,5月20日,1点37分,星期四 12.4.2 CVSL反相器(续) 由此可见,若不计及时延的话,Q与A同相, Q与A同相。代入传输门方程式,得 显然,它是一对等价的CMOS反相器,如图所示。 一个输入为A,输出为Q 。 一个输入为A,输出为Q。 图 12.14 * 2004/7/5 第32页,共54页,2022年,5月20日,1点37分,星期四 12.4.3 CVSL反相器: A=X1X2 令A=X1X2,则 。代入,得 这说明了在NMOS组合网络中,一支是加A信号的,即是串联的;另一支是加A信号的,即是并联的。如图所示。 所以,它既是与非门,又是与门,分别可从端Q和Q端输出。 图 12.15 * 2004/7/5 第33页,共54页,2022年,5月20日,1点37分,星期四 12.4.4 CVSL反相器: A=X1+X2 取 A = X1 + X2则必有 。代入得, 可以发现,同前面的情况完全一样,NMOS组合网络也是一支串联,一支并联。不言而喻,其电路结构上与上例完全一样,仅仅把信号X1,X2与X1,X2 交换一下位置就行。 由此可见,同一个电路既可以是与非门,又是与门;它也可以是或非门,也是或门。故这类电路是一种多功能电路。 其实,这两条NMOS树枝中,一支代表N管,另一支代表P管。通过正反馈,把P支映射到P型阵列。 * 2004/7/5 第34页,共54页,2022年,5月20日,1点37分,星期四 12.4.5 CVSL反相器: A = X1X2 + X3X4 取 A = X1X2 + X3X4,则 可得, 如图所示。注意,为简明标识逻辑起见,图中的管子符号被简化成了交叉线 显然,这个电路是由 一支串并联,另一支 并串联组成。可以获 得与或非、与或两种 功能。 图 12.16 * 2004/7/5 第35页,共54页,2022年,5月20日,1点37分,星期四 12.4.6 CVSL反相器: A = (X1+X2) (X3+X4) 取 A = (X1+X2) (X3+X4) ,则 。可得, 这个电路的构造与上例是相同的,一支是并串联,另一支是串并联。可见,只需将输入的原量与非量交换位置,上例电路就可直接使用。 * 2004/7/5 第36页,共54页,2022年,5月20日,1点37分,星期四 12.4.7 CVSL反相器: A = X1X2+X3(X4+X5) 图 12.17 * 2004/7/5 第37页,共54页,2022年,5月20日,1点37分,星期四 12.4.7 CVSL反相器(续) 上面所有的例子都默认了两个限制: NMOS组合网络是由两支独立的树枝组成,其中一支代表着N阵列逻辑功能;另一支代表P阵列逻辑功能,彼此没有任何交叉链,因而所需晶体管的总数为2k+2。 这两支传输门树枝都端接到地,即都传输0信号。 * 2004/7/5 第38页,共54页,2022年,5月20日,1点37分,星期四 2004/7/5 东?南?大?学 射?频?与?光?电?集?成?电?路?研?究?所 ? 2004/7/5 集成电路设计基础静恢复 * 2004/7/5 第1页,共54页,2022年,5月20日,1点37分,星期四 第12章 CMOS静态恢复逻辑电路设计 12.1 引言 12.2 全互补标准CMOS电路 12.3 伪—NMOS 12.4 级联电压开关(CVSL) 12.5 差动错层CMOS四种逻辑电路 *

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档