集成锁相环应用.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.模拟集成锁相环模拟 集成锁相环电路典型的有高频NE560、NE561、NE562(L562)、NE564(L564)及超高频μPC1477C等。其中NE564最高工作频率可达50MHz,广泛应用于FM调制解调、载波提取数据同步、倍频、移频等。这里仅以L562为例作简要说明。 L562的组成框图见图10,其引脚功能列于图11所给的表中。 第29页,共49页,2022年,5月20日,1点45分,星期四 图10.L562方框图如下: 第30页,共49页,2022年,5月20日,1点45分,星期四 图11.L562管脚功能图如下: 第31页,共49页,2022年,5月20日,1点45分,星期四 鉴相器:采用双平衡模拟乘法器,压控振荡器以 3、4端输出的方波电压,经外电路接通,加在2、 15端上。输入信号电压ui(t)加到11、12端上(可 双端输入,也可单端输入,单端输入时一端必须 经过电容接地),产生的差电压从13、14端输出。 PD的鉴相特性为: 式中: Io为恒流源的电流 RL为鉴相器负载电阻 Ui为输入信号振幅 环路滤波器:根据环路用途的不同,可以从13、 14端接入各种形式的滤波器,若环路用于对调 频信号的解调,则可分别在13和14端到地串接 R1C1网络。构成无源比例积分滤波器。常用滤 波器如图12所示,图下面是它们的传递函数。 第32页,共49页,2022年,5月20日,1点45分,星期四 图12.LF的结构形式图如下: 第33页,共49页,2022年,5月20日,1点45分,星期四 第34页,共49页,2022年,5月20日,1点45分,星期四 式中R为13和14端之间的内阻,取值为12KΩ。 若VCO工作频率在5MHz以下,一般用a、b两 种型式;当工作频率高于5MHz时,可用c、d两 种型式。 压控振荡器: VCO电路采用的是射极定时多谐振荡器,产生的方波经过射随器由3、4端输出,定时电容CT接在5、6端之间。振荡器的固有振荡频率可由下式计算: 式中CT为外接电容,单位为PF VCO微调频率的方法: a.在CT两端并接一个微调电容,改变其容量即 第35页,共49页,2022年,5月20日,1点45分,星期四 第1页,共49页,2022年,5月20日,1点45分,星期四 试验任务与要求 实验目的 了解锁相环路的工作原理,电路组成及性能特点; 掌握锁相环路及其部件性能指标的测试方法; 掌握集成锁相环的基本应用。 第2页,共49页,2022年,5月20日,1点45分,星期四 实验仪器 高频信号发生器 QF1055A 一台; 超高频毫伏表 DA22A 一台; 频率特性测试仪 BT-3C 一台; 直流稳压电源 HY1711-2 一台; 数字示波器 TDS210 一台. 第3页,共49页,2022年,5月20日,1点45分,星期四 实验任务与要求 1.实验电路介绍 用CD4046构成的10倍频电路,见图1。CD4046为锁相环,74LS90及外围电路组成十分频电路。来自CD4046的4脚压控振荡器输出信号经T210十分频从11脚反馈至鉴相器的引出端3脚,反馈信号与鉴相器的14脚输入信号(标准参考信号)作比较,在环路的同步范围内(锁定状态),实现倍频作用,即4脚频率是14脚频率的10倍(3脚频率与14脚频率相等)。 第4页,共49页,2022年,5月20日,1点45分,星期四 实验说明及思路提示 锁相环的组成原理 锁相环(PLL)基本组成框图如图6所示。 AGC自动增益控制 AFC自动频率控制 APC自动相位控制 锁定时无剩余频差 良好的窄带滤波特性 第5页,共49页,2022年,5月20日,1点45分,星期四 图16.频率合成原理图如下: 第6页,共49页,2022年,5月20日,1点45分,星期四 图7. CD4046原理图如下: 第7页,共49页,2022年,5月20日,1点45分,星期四 图1.用CD4046构成的十分频电路 第8页,共49页,2022年,5月20日,1点45分,星期四 2.基本命题 ①VCO特性的测量 测试电路见图2,测VCO的fo~Uc关系,UC从0V~5V变化,间隔1V,对应测量VCO的输出频率,列表记录并绘成曲线。 a:R2=10KΩ的情况。 电源电压为5V,控制电压用另外一路电源产生,用频率计测出相应的频率即可。 b:若此时给控制端输入50KHz的方波,观测输出波形。

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档