- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
东南大学电工电子实验中心 东南大学电工电子实验中心 集成门电路与组合逻辑电路 第1页,共20页,2022年,5月20日,1点46分,星期四 内容提要 “有源滤波器与正弦波信号发生器”实验报告中出现的问题 本次实验目的 本次实验内容 电子技术/ISP综合实验箱平面图 电路连接基本技术 实验过程中常见典型故障 实验故障检查方法 实验报告要求 * 东南大学电工电子实验中心 * 第2页,共20页,2022年,5月20日,1点46分,星期四 波形不标明题号和名称 “有源滤波器与正弦波信号发生器”实验报告中出现的问题 第3页,共20页,2022年,5月20日,1点46分,星期四 本次实验目的 掌握集成门电路的使用规则 熟悉与非门、OC门等门电路 掌握用小规模集成电路(门电路)设计组合逻辑电路的方法 掌握译码器等中规模集成电路的基本功能,以及用它们设计组合逻辑电路的方法 第4页,共20页,2022年,5月20日,1点46分,星期四 本次实验内容 (1) 用与非门设计BCD码制判别电路(教材97页第1题) (2)用译码器和与非门设计全减器(教材97页第5题) 第5页,共20页,2022年,5月20日,1点46分,星期四 用与非门设计BCD码制判别电路 实验要求:用与非门设计一个组合逻辑电路,它接收一位8421BCD码B3B2B1B0,仅当2B3B2B1B07时输出Y为1。 8421BCD码B3B2B1B0和4位二进制数B3B2B1B0区别: 8421BCD码B3B2B1B0:0~9 4位二进制数B3B2B1B0:0~15 第6页,共20页,2022年,5月20日,1点46分,星期四 用与非门设计BCD码制判别电路 注意:必须列表验证实验结果正确与否。 第7页,共20页,2022年,5月20日,1点46分,星期四 设计要求:用译码器74LS138和与非门构成一个一位二进制全减器。实验时接好电路,静态测试,验证逻辑功能,记录测试结果。 用译码器和与非门设计全减器 译码器74LS138的功能介绍: 74LS138 第8页,共20页,2022年,5月20日,1点46分,星期四 用译码器和与非门设计全减器 设:Ai为被减数,Bi为减数,Ci为低位向本位的借位;Si为差,Ci+1为本位向高位的借位,则全减器的真值表为: Ai Bi Ci Si Ci+1 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 74LS138 第9页,共20页,2022年,5月20日,1点46分,星期四 注意:A2是高位;使能端的接法。 用译码器和与非门设计全减器 第10页,共20页,2022年,5月20日,1点46分,星期四 可编程脉冲源 单脉冲 逻辑笔 拨码盘 开关输入 电源保护模块 LED指示区 电位器组 电源接线区 面包板 分立元件区 译码显示电路 电压表 电子技术/ISP综合实验箱平面图 第11页,共20页,2022年,5月20日,1点46分,星期四 电路连接基本技术 1、集成电路安装 封装形式:双列直插封装(DIP) 安装位置:跨插在宽条面包板的凹槽上 安装方向:保证芯片缺口一律向左 第12页,共20页,2022年,5月20日,1点46分,星期四 电路连接基本技术 2、布线 布线次序:先布电源线和地线,再布固定电平的规则线,最后按照信号流程逐级连接各逻辑控制线。 走线原则: 1)在芯片周围走线,切忌在集成块上空悬空跨过; 2)避免导线之间的相互交叉重叠,勿过多遮盖其他插孔; 3)走线尽可能贴近面包板表面; 4)导线尽可能短些。 注意:连线完成再通电!!! 第13页,共20页,2022年,5月20日,1点46分,星期四 实验过程中常见典型故障 设计错误 器件与底板故障 布线错误(漏线和错线) 第14页,共20页,2022年,5月20日,1点46分,星期四 东南大学电工电子实验中心 东南大学电工电子实验中心
原创力文档


文档评论(0)