SERDES信号质量信号完整性测试方法与规范.docVIP

SERDES信号质量信号完整性测试方法与规范.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 PAGE 13 頁,共 NUMPAGES 13 頁 SERDES信号完整性测试指导书 功能: 信号完整性 阶段:验证 文档版本: 发布日期: 批准人员 审核人员 准备人员 BY DATE 目录 TOC \o 1-3 \h \z \u 1. 目的 4 2. 适用范围 4 3. 测试设备 4 4. 参考文件 5 5. 注意事项 5 6.测试项目 5 7. 操作步骤 8 8.参考文档 13 ※ ※ 修 订 履 历 ※ ※ REV. 修 订 内 容 发行日期 备 注 1. 目的 依照规格手册,介绍和规范在测量SERDES信号时的操作。 2. 适用范围 用于产品 在做信号完整性量测时的应用。 3. 测试设备 LeCroy SDA11000 ZS1000 WL600 对于2.5Gbps的信号测试,建议使用6Ghz以上的示波器,以捕获5次以上的谐波分量。对于5Gbps的信号测试,建议使用12Ghz以上的示波器. 4. 参考文件 4.1《LECORY 11GHZ示波器 操作手册》 4.2 相关测试点位组件的DATASHEET,线路图等。 5. 注意事项 5.1 确认测试人员静电环接触良好 5.2 在测量时应检查示波器是否运行正常 5.3 检查信号连接是否正确,接地是否合理 5.4 确定待测系统SUT 是否工作在预定的模式 5.5 为保证量测的准确性,测量中请用探头直接连接测量点,如确有必要,连接探头和测量的传输线及信号接地线不能超过0.5英寸。 5.6 如量测结果超出规格﹐ 须再次确认测量点与芯片规格﹐确认测量条件及测量方法无误后,更换PCBA板测量,若量测结果仍为Fail,则定性为Bug并与相关人员确认。 6.测试项目 LatticeECP3 Family Data Sheet 信号 测试项 测试点 参考标准 备注 SERDES信号data测试项 VRX-DIFF-S 眼高 接收端 150~1760mv,p-p NOTE Input Data Specifications VRX-IN (Input levels) 接收端 0~VCCA+0.5 V NOTE Input Data Specifications VRX-CM-DC (Input common mode range (DC coupled)) 接收端 0.6~VCCA NOTE Input Data Specifications UI (Unit Interval) 接收端 参考接收芯片规格 TEYE 眼图的宽度 接收端 参考接收芯片规格 TTRISE, TFALL 眼图上升下降时间 接收端 参考接收芯片规格 Jitter Tolerance 接收端 Total: 0.65UIP-P (3.125Gbps,2.5 Gbps,1.25Gbps,622Mbps) NOTE Input Data Specifications Reference Clock测试项 FREF (Frequency range) 接收端 15~320MHZ NOTE Reference Clock Specification FREF-PPM (Frequency tolerance) 接收端 -1000~1000ppm VREF-IN-SE (Input swing, single-ended clock1) 接收端 200~VCCA mv,p-p VREF-IN-DIFF (Input swing, differential clock) 接收端 200~2*VCCA mV, p-p differential VREF-IN (Input levels) 接收端 0~VCCA+0.3 V VREF-CM-AC (Input common mode

文档评论(0)

祝星 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档