- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《电子技术》寒假作业
班级
姓名
一.填空题
1.逻辑代数的三种基本运算为
、 、
。
2.与门的逻辑符号为
,逻辑功能为
。
3.或门的逻辑符号为
,逻辑功能为
。
4.非门的逻辑符号为
,逻辑功能为
。
5.非门的逻辑表达式为 ,对应的逻辑符号为 ,逻辑功能为 。
6. A+A ???; A ? A ???; A? A ???; A? 0 ???。
二输入与非门的逻辑表达式为 ,对应的逻辑符号为
;二输入或非门的逻辑表达式为 ,对应的逻辑符号为 。
异或门的逻辑功能为 。
触发器的状态不仅与 有关,还与 有关,即电路具有 功能。
双稳态触发器具有 个稳定状态,分别是 态和 态。
JK 触发器中,J 是 端,K 是 端。
叫做数字信号。
叫做数字电路。
根据寄存器的功能进行分类,寄存器可分为 寄存器和移位寄存器。
15.计数器不仅用于计数,而且还用于
、
和程序控制。
16.或门的逻辑功能是
。
“与非”型 RS 触发器的逻辑功能有
主从 JK 触发器的逻辑功能有
、
、
、
、 、
、
。
。
19.D 触发器的逻辑功能有 。
二.选择题
1.基本 RS 触发器,在触发脉冲消失后,输出状态将(
)
A、随之消失 B、发生偏转 C、恢复原态
D、保持现态
2.构成计数器的基本电路是( )
A、或非门 B、与非门 C、触发器
D、非门
3. 能以二进制数码形式存放数或指令的部件称为(
)
A、计数器 B、译码器 C、编码器
D、寄存器
4.二进制数(1011)2,从右往左数,第三位的权值是(
)
A. 20 B. 21 C. 22 D. 23
组合逻辑门电路的特点是( )
任何时刻的输出状态直接由当时的输入状态决定
任何时刻的输出状态都不由当时的输入状态决定
任何时刻的输出状态跟前一时刻的输入状态有关
任何时刻的输出状态与前一时刻和现在的输入状态有关
在钟控同步 RS 触发器中,若 R=1,S=0,当 CP 脉冲到来时 Qn+1=
( )。
0 B. 1 C.不定 D. Qn
八位二进制数码能表示十进制数的最大值是( )。
A. 255 B. 248 C. 192
欲表示十进制数的十个数码,需用二进制数码的位数是( )。
2 位 B. 4 位 C. 3 位
基本 RS 触发器电路中,触发脉冲消失后,其输出状态( )
恢复原状态 B.保持现状态 C.出现新状态
触发器与组合逻辑门电路比较 ( )
两者都有记忆能力 B.只有组合逻辑门电路有记忆能力
C.只有触发器有记忆能力
从触发器的工作特点看,它是( )
双稳态电路 B.单稳态电路 C.无稳态电路12.构成计数器的基本电路是( )
A.或非门 B.与非门 C.触发器
欲表示十进制数的十个数码,需要二进制数码的位数是( )
A. 2 位 B. 4 位 C. 3 位三.判断题
逻辑代数中的 0 和 1 是代表两种不同的逻辑状态,并不表示数值的大小。
( )
组合逻辑门电路是一种具有记忆能力的电路,既输入状态消失后相应的输出状态不会随之消失。( )
触发器与门电路一样,输出状态仅取决于触发器的即时输入情况。
( )
时钟脉冲的主要作用是使触发器的输出状态稳定。( )
主从触发器电路中,主触发器和从触发器输出状态的翻转是同时进行的。( )
构成计数器电路的器件必须具有记忆能力。( )
移位寄存器只能串行输出。( )
计数器、寄存器都是组合门电路。( )
相对于主从型 RS 触发器而言,主从 JK 触发器的优点是可以克服输出状态不定的缺点。 ( )
同步 RS 触发器在时钟脉冲 CP=1 时,触发器的状态一定会发生变化。
( )
11.D 触发器不能充当计数器。( )
移位寄存器每输入一个时钟脉冲,电路中每个触发器都工作。( )
计数器属于组合逻辑电路。( )
主从 RS 触发器可以克服同步RS 触发器空翻的缺陷。( )
由与非门组成的基本 RS 触发器是组合逻辑电路。( )
“或非”型 RS 触发器的输入信号是高电平有效。( )
JK 触发器的输入信号是低电平有效。 ( )
18“. 与非”型基本 RS 触发器的输入信号是低电平有效。 ( )
四.综合题
已知“与非”型RS 触发器的输入信号如图所示,试画出输出信号Q 的波形并列出真值表。设 Q 初态为 0。
R S
Q
主从 RS 触发器中 CP、R 和 S 的波形如习题图所示,试画出 Q 端的波形。
(设初态 Q=0)
CP
R S
Q
边沿 JK 触发器中,CP、J、K 的波形如图所示,试画出对应的Q 端的波形。(设 Q 的初态为 0)
CP
J
K Q
设触发器的初始状态为 0,画出对应CP 脉冲的Q
CP
Q 1
6.下列逻辑电路中,当CP时钟脉冲输入时,试列出各触发器随
原创力文档


文档评论(0)