第6章存储器和可编程逻辑器件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可编程逻辑器件采用的可编程元件有四类:  ① 一次性编程的熔丝或反熔丝元件。  ② 紫外线擦除、 电可编程序的EPROM(UVEPROM)即 VUCMOS工艺结构。  ③ 电擦除、电可编程存储单元,一类是E2CMOS工艺结 构;另一类是快闪(Flash)存储单元。  ④ 静态存储器(SRAM)的编程元件。这些元件中,电擦除、 电可编程的E2PROM和快闪(Flash)存储单元 的PLD以及DRAM的PLD目前使用最广泛。  第三十一页,共六十二页。 6.3.1 可编程逻辑阵列(PLA) 1. 实现组合逻辑电路 可编程逻辑器件都包含一个与阵列和一个或阵列,二者都 是可编程的,故可以实现非标准式的各种电路。用PLA实现组 合逻辑电路时,首先将逻辑函数进行化简,再将化简后的逻辑 函数表达式中各乘积项填入逻辑阵列图中。  例 3 用PLA 实现一位二进制全加器。  解 由全加器真值表, 用卡诺图化简得最简逻辑表达式为: 第三十二页,共六十二页。 式中:A、B为两个加数,C为低位进位,S为本位和,Ci为本位向高位的进位。 在S及Ci表达式中共有七个乘积项,它们是:  第三十三页,共六十二页。 图6.11 用PLA实现一位二进制全加器 用这些乘积项组成S和Ci表达式如下:  S =P0+P1+P2+P3 Ci =P4+P5+P6 根据上式,可画出由PLA实现全加器的阵列结构图 如图6.11所示。  第三十四页,共六十二页。 例4 用PLA实现具有七段显示输出的十进制计数器,即 从(0)10 ~(9)10。  解 十进制计数的状态转换表(8421 BCD码)如表6.2所 示。由表可得四个JK触发器的卡诺图如图6.12所示,其化简 结果为:  第三十五页,共六十二页。 表6.2 8421 BCD 十进制计数器状态转换 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 × × × × × × × × 第三十六页,共六十二页。 续表(2) 1 1 0 0 1 1 0 1 1 1 0 1 1 1 1 × × × × × × × × × ×

文档评论(0)

虾虾教育 + 关注
官方认证
文档贡献者

有问题请私信!谢谢啦 资料均为网络收集与整理,收费仅为整理费用,如有侵权,请私信,立马删除

版权声明书
用户编号:8012026075000021
认证主体重庆皮皮猪科技有限公司
IP属地重庆
统一社会信用代码/组织机构代码
91500113MA61PRPQ02

1亿VIP精品文档

相关文档